找回密码
 注册
关于网站域名变更的通知
查看: 1437|回复: 6
打印 上一主题 下一主题

滤波电容与IC的引脚的距离

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-5-8 12:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大师,一直有个问题,想请教你。主控芯片的电压硬件一般都有滤波电容,网上都说滤波电容有一个滤波范围,到底这个范围是多少呢?; K7 u5 o- i& n! s! N: e
因为我个人觉得这个滤波范围会影响滤波电容的布局,麻烦你解答一下,谢谢了。
6 `1 ~1 c" v. K( G2 L- c* ~6 E% W
4 B/ K! F# E) {. k  d
4 T8 m; X1 m1 O
& @: P7 w7 c1 U" \: k" z

该用户从未签到

推荐
发表于 2015-5-8 13:52 | 只看该作者
高频旁路电容一般比较小,根据谐振频率一般是0.1u,0.01u等,
  V& w  m4 p3 u+ R9 [. ]而去耦合电容一般比较大,是10u或者更大,
/ K9 }% @: ^2 T: T# m5 k7 F, H依据电路中分布参数,以及驱动电流的变化大小来确定。

该用户从未签到

2#
发表于 2015-5-8 13:14 | 只看该作者
问得好    顶起
  • TA的每日心情

    2020-7-7 15:54
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2015-5-8 15:44 | 只看该作者
    这问题困扰了我好久
  • TA的每日心情
    奋斗
    2020-7-15 15:35
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2015-5-11 09:55 | 只看该作者
    芯片引脚连接的电容主要有去耦和滤波两种电容,其中去耦电容需要尽可能的靠近芯片引脚,至于需要多靠近才算合格,这里涉及到一个电容的去耦半径问题,可以参考下百度文库里面的这篇文章http://www.baidu.com/link?url=ge ... 500a86&ie=utf-8, w, T9 _8 C+ \+ W  T7 s
    ! D3 j. {( }. u8 v- v
    然后滤波电容是滤除不同频率的干扰信号,它们需要尽量靠近IC的引脚,这个没有硬性要求,只是说如果太远的话,从电容到芯片引脚间的走线可能还会掺入不同频率的信号干扰,达不到滤波的效果。
    7 [$ R, C2 A" g: \, m; A这是我个人的理解吧,如果需要求证的话,还要多找找相关的书籍
  • TA的每日心情

    2019-11-20 15:36
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
    发表于 2015-5-11 16:51 | 只看该作者
    越近越好,距离以不影响到焊接为准
    - x& l3 _; n$ g( F比如0603封装,距离为0603封装的宽就好
  • TA的每日心情

    2020-7-7 15:54
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
    发表于 2015-5-11 17:09 | 只看该作者
    能放背面那最好
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 22:25 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表