找回密码
 注册
关于网站域名变更的通知
查看: 572|回复: 3
打印 上一主题 下一主题

[仿真讨论] 芯片端口阻抗变化

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-4-14 15:12 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在使用某家公司的芯片的时候通过TDR发现其RX端差分阻抗80k(近似开路),而TX端差分阻抗120欧姆。  不管芯片是否上电都一样。, X, E2 s6 t* f
        联系其FAE,其说法是通过对芯片寄存器配置可以使芯片IO口阻抗变化。实测发现配置寄存器后TX端阻抗在100附近,但是RX还是在很大的范围内变化。他们说这是正常的,不会影响,包括华为都在用。7 X) D# J/ l0 g4 N4 i, L- }
             请问大家有没有发现类似的问题。   一般情况的使用的芯片不管上电与否的情况下IO口阻抗都能保持在100欧左右。但是这款芯片不同。请问为什么?4 _& ]) o1 s( \6 \6 K- E3 k/ M

该用户从未签到

推荐
发表于 2015-4-14 16:08 | 只看该作者
4 T2 C/ k8 G! N& _6 P
输入端等效电路,一般输入端没有模型也可以仿真' Q; J3 `! I+ o' [! ~# o" \% U

该用户从未签到

2#
发表于 2015-4-14 16:01 | 只看该作者
RX 部分的输入阻抗我们默认为都是>5K 欧的,你去看看输入端的IBIS模型的等效电路,就是2个钳位二极管,
  M3 m9 j' z, ]& L, w6 ]0 ^8 O# _# w所以没有接收端的模型我们都可以仿真。

该用户从未签到

4#
 楼主| 发表于 2015-4-15 13:08 | 只看该作者
shark4685 发表于 2015-4-14 16:01
3 |* U( G) }5 V) h, e" P: }" FRX 部分的输入阻抗我们默认为都是>5K 欧的,你去看看输入端的IBIS模型的等效电路,就是2个钳位二极管,. m" b7 |- Q( `  Y( [9 R& P& ^: v9 C
所 ...

0 x! p3 R# Q# M2 ?# B6 b$ `$ X( y7 z 如 CML LVPECL LVDS电平的输入输出引脚电路,会有一电流镜的,然后是端接电路。
8 s1 p, P$ H( l6 C/ Z) d1 \& |. M, i5 X- @; M5 s
     当然此芯片的接口结构数据手册没有,原厂也不提供。他们仅说过非常复杂,不影响使用。
2 B, I: |0 a0 }0 F1 A' v
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 00:22 , Processed in 0.140625 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表