找回密码
 注册
关于网站域名变更的通知
查看: 3772|回复: 20
打印 上一主题 下一主题

[仿真讨论] 关于上升沿变缓和下降沿变缓

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-11-14 12:32 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
时钟上升沿变缓和下降沿变缓会导致时序混乱吗,如果是,除了时序,还会造成什么后果。
+ ?5 X9 q7 a, X# m5 w' g% r

该用户从未签到

推荐
发表于 2014-11-19 20:06 | 只看该作者
菩提老树 发表于 2014-11-18 13:320 o2 x/ l& H" S+ j$ I
你这个问题比较严重,时序裕量太小了,需要看看你的clock的拓扑结构。如果是点对点的,那么你的驱动太小了 ...
* z( o" Z" r( a6 B
从上图来看,应该不存在驱动的问题,因为时钟信号的幅值从300多mV到3V,信号的幅值很大,而且信号的速率很低,也没有明显的阻抗不匹配问题,至于上升沿和下降沿的变缓,还不存在太大问题。主要是看时钟信号跟数据信号之间的时序关系,如果满足建立和保持时间,是不会有太大问题的。对于这么低速的信号,我们还不用太多去考虑阻抗问题。

该用户从未签到

推荐
 楼主| 发表于 2014-11-15 11:52 | 只看该作者
Coziness_yang 发表于 2014-11-14 21:13
9 z! Y0 S! L6 S8 `" \$ N4 N7 ~你的上升沿是多少?如果是6ns的话,如果变缓一些的话应该问题不大,但是如果你的上升沿快的话,那么变缓的 ...

# I- R+ P+ D5 I6 ?  ^查了下datasheet,maximum4ns,按照你的说法来,应该是有问题的。从上面的版主的说法来看,光从这一点还不能确定,看来还得学习学习,才能搞懂。) l, W1 w  f% i, e  R3 d

该用户从未签到

推荐
发表于 2014-11-22 21:04 | 只看该作者
菩提老树 发表于 2014-11-20 17:29& t! R) f9 Y9 q, C6 F+ d) t
如果幅值不够,确实就会存在驱动的问题
( B6 Z8 O  ?5 G7 ]  a0 U: q
哥们,上面图片已经显示幅值够大了。一般低速信号的幅值达到这么大应该没问题,到达GHz的信号幅值一般都是几百mV。再加上看驱动能力强不强,还要看信号的驱动电流,驱动电流大才能带动接收端负载。
  G& Q5 \4 B& U) K1 Y: t

该用户从未签到

2#
发表于 2014-11-14 16:16 | 只看该作者
你是多少频率的咯,什么总线

该用户从未签到

3#
 楼主| 发表于 2014-11-14 16:34 | 只看该作者
40M的时钟,你就地址,数据,控制分别说下。

该用户从未签到

4#
 楼主| 发表于 2014-11-14 16:35 | 只看该作者
eeicciee 发表于 2014-11-14 16:16
9 d" \" O0 Z5 U你是多少频率的咯,什么总线

/ C1 E9 L! d( R% z$ l40M的时钟,你就地址,数据,控制分别说下。
/ [4 d( n3 I  e& j% h

该用户从未签到

5#
发表于 2014-11-14 16:37 | 只看该作者
时钟一般是点到点,40M也不高,一般没什么问题

该用户从未签到

6#
 楼主| 发表于 2014-11-14 16:47 | 只看该作者
eeicciee 发表于 2014-11-14 16:37
4 m. Q* N8 r; q$ R时钟一般是点到点,40M也不高,一般没什么问题
% y2 M) u( A& h1 l' d  N4 ?9 B6 t
时钟是这样的,交换机中用。数据量上了1g,不知道会不会有影响。0 Q# O2 y/ U# h( H. Q# P( Z+ ?

QQ图片20141114164425.png (50.65 KB, 下载次数: 2)

1

1

该用户从未签到

7#
发表于 2014-11-14 20:28 | 只看该作者
时序和寄存器判定高低电平的门限值有关,上升沿变缓以为这门限值在相位上延迟了,对时序当然有影响。
; ~% Z& f) L+ i  f" d你给的时钟似乎只是个system clk,你要看速率和bus clk

该用户从未签到

8#
发表于 2014-11-14 21:13 | 只看该作者
你的上升沿是多少?如果是6ns的话,如果变缓一些的话应该问题不大,但是如果你的上升沿快的话,那么变缓的话可能会有影响,所以要具体分析。一般情况下,40MHz的时钟沿变缓一些应该不影响。

该用户从未签到

9#
 楼主| 发表于 2014-11-15 11:47 | 只看该作者
cousins 发表于 2014-11-14 20:28
" Q2 |: X: l7 |  j" q时序和寄存器判定高低电平的门限值有关,上升沿变缓以为这门限值在相位上延迟了,对时序当然有影响。
5 a, [- H# \5 L# J% T! f你给 ...

; L) ^! e  S0 a, L' y8 N' P( d! w这些东西还在学习中,thank  you
& y; u% v; [& a' o8 Y: r. f+ q

该用户从未签到

11#
发表于 2014-11-15 12:40 | 只看该作者
tony123 发表于 2014-11-14 16:47" G! y. Q6 {8 V* Y! D" u) G6 j
时钟是这样的,交换机中用。数据量上了1g,不知道会不会有影响。

1 I  l" p2 E3 `' J- F: u从图上看,阻抗没匹配好,应该是串接的电阻太大了
6 z, B2 X& b8 W" {: g

该用户从未签到

12#
发表于 2014-11-18 13:32 | 只看该作者
你这个问题比较严重,时序裕量太小了,需要看看你的clock的拓扑结构。如果是点对点的,那么你的驱动太小了,如果有串阻的话,可能要调整你的阻值。

该用户从未签到

13#
发表于 2014-11-18 15:28 | 只看该作者
照上面这样说,控制阻抗和选用板材。都会有一定的影响

该用户从未签到

15#
发表于 2014-11-20 17:29 | 只看该作者
Coziness_yang 发表于 2014-11-19 20:06& I, @! s/ K5 C0 k% `
从上图来看,应该不存在驱动的问题,因为时钟信号的幅值从300多mV到3V,信号的幅值很大,而且信号的速率 ...
8 G  a5 g/ Q) G9 A5 K" i6 u3 G
如果幅值不够,确实就会存在驱动的问题
5 w; i* b! w& [5 ?$ G( P* \
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-31 06:51 , Processed in 0.140625 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表