找回密码
 注册
关于网站域名变更的通知
查看: 1387|回复: 14
打印 上一主题 下一主题

[仿真讨论] 提问:请问哪位知道预加重的真是电路

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-11-7 09:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
想知道预加重和去加重的真正原理图解释,不是那种简单系数相乘延时再加和?哪位大师可以给细讲一下) ]/ _. _! i5 p! X2 S* m% o: Z7 }3 z

该用户从未签到

推荐
发表于 2014-11-9 09:47 | 只看该作者
本帖最后由 cousins 于 2014-11-9 09:52 编辑 - `+ N$ N9 s- B) k3 Q' T5 I
soiee 发表于 2014-11-8 21:03
/ |" F. W; u* q9 y6 o1 F预加重我的理解就是加个高频电容。- `/ J/ l: I- N$ a
去加重的一种就是在输入级或中间级的射极电路之间加个R//C。

. U# ^8 A; K' c6 ^/ Z3 H  o6 K! H不可以这么理解...虽然也是有滤波的作用...也只能理解成主动式滤波器,而不是一个单独的被动电容。, P8 p. }5 w5 \$ g* ~- H8 @
pre-emphasis和de-emphasis中间都是有运放和延迟电路的,根据tap数去增加级数,并且增益也不一样
  m8 `0 K4 M. e& c6 C& V% O4 }如果你不是要做底层驱动的硬件设计,无需理解这个电路,只需要以数字的方式来了解这个增益和tap级就可以了
# d: W! ^/ i; d7 p  P. U
( n* f* s) M3 K9 a% s; }! ~& v3 W) x2 N  l8 C0 m  L( w

点评

加重所采用的方式有几种的,每一种原理都不一样。基本的原理可以查到。但是实际芯片内的结构不得而知。一般都是自适应的CTLE 或者线性EQ。多抽头的FIR滤波器组成 进行预加重或者去加重,从幅度和时延两个方面...  发表于 2015-6-17 18:12

该用户从未签到

2#
发表于 2014-11-8 21:03 | 只看该作者
预加重我的理解就是加个高频电容。
- K4 x% `; d' [- j2 N& e. N去加重的一种就是在输入级或中间级的射极电路之间加个R//C。

该用户从未签到

4#
 楼主| 发表于 2014-11-10 11:51 | 只看该作者
cousins 发表于 2014-11-9 09:47
# `& j8 C( a" G- Z7 u4 j; l2 B: e4 G不可以这么理解...虽然也是有滤波的作用...也只能理解成主动式滤波器,而不是一个单独的被动电容。
, P. j8 D2 m* J& ~6 C" K) rpre- ...

1 ~- M2 U) X- ?) |" u) D* i: W我觉得需要加主动器件,就是运放,不然负值是怎么出现的,虽然姐姐大概的作用以及系数和乘法器,但是还是想进一步了解里面的电路,因为想能不能模拟这部分电路,做个仿真' }3 a  S* ~: h0 ?1 e

该用户从未签到

5#
发表于 2014-11-10 12:07 | 只看该作者
shirley_zong 发表于 2014-11-10 11:51- T. V7 e( Q% c8 ~8 y' U3 C, w& ^
我觉得需要加主动器件,就是运放,不然负值是怎么出现的,虽然姐姐大概的作用以及系数和乘法器,但是还是 ...

. z, a8 F$ }! Y$ T8 N这个问题你需要问问FPGA相关专业做信号处理及均衡设计算法的工程师,术业有专攻。( V) a% `" _9 U5 M0 Q

该用户从未签到

6#
 楼主| 发表于 2014-11-10 13:36 | 只看该作者
cousins 发表于 2014-11-10 12:07  i& @; h( Y. ?/ z1 {. y) P
这个问题你需要问问FPGA相关专业做信号处理及均衡设计算法的工程师,术业有专攻。

" \+ v7 u! b, j! g! E# N' Y' L好的,谢谢) r- u, F0 U' E; [9 k. p

该用户从未签到

7#
发表于 2014-11-11 00:09 | 只看该作者
各位大侠们,有没有这方面的资料share一下。

该用户从未签到

8#
 楼主| 发表于 2014-11-12 15:35 | 只看该作者
我也想要这方面的资料,求共享

该用户从未签到

10#
发表于 2014-12-23 17:29 | 只看该作者
本帖最后由 shark4685 于 2014-12-23 17:32 编辑 # r+ q2 M% [; ]! d! |0 U
' u" `5 k7 I% h) \5 E& C
首先理解下预加重的定义:! V1 Z4 V; b7 |) ?/ P9 E4 }1 c

; M" u3 X# R" V* R高速数字信号是宽频带的,由一系列的正弦信号构成,高速数字信号在传输的过程中,高频分量及其容易衰减,0 M! o3 P9 |, G% ~7 t
3 M) c6 ?- s: d9 m6 `4 L3 X
具体现象就是上升沿变缓,不能理解的就理解为跑的越快,摔跤摔的越狠。3 ?( w' G' e! M3 _9 V* r

8 m1 l9 {3 p9 z( y9 l+ v/ @预加重就是提高这些高频分量的幅度,让其衰减后也能满足接受端对信号幅度的要求。
. w# F6 `9 L% D
; p' I3 E) [- u" o) k2 t- F8 H' Q所以预加重电路有2个要求:1. 固定频点 2.放大幅度  所以就有了下图( v9 \( C  E7 V. L

/ r  H) J; R8 v% g" a* |) a- [
4 h# r6 g* o6 k5 G0 }! {# h7 a, }( `
: U2 }* R& W8 z) K+ c, q/ i4 w' a! @% h/ O/ v# \( G
( i* V3 \) x1 n- E- g- Q; v
3 G, w8 p$ U! t  l7 Q
: {2 `) X* q9 K7 i) D) u

4 T/ `% o3 v8 P. [0 L& q0 b; H

该用户从未签到

11#
发表于 2015-6-16 21:00 | 只看该作者
求详细的解释啊,有具体电路么?
0 \2 Z: z: w6 z8 [% P

该用户从未签到

12#
发表于 2015-6-17 18:25 | 只看该作者
    加重所采用的方式有几种的,每一种原理都不一样。基本的原理可以查到。但是实际芯片内的结构不得而知。一般都是自适应的CTLE 或者DDFE 和 PSDFE。CTLE主要增强高频信号能量,弥补信号传输中在通道上的损失(高低频损失不同),DDFE衰减通道不连续的反射信号影响,PSDFE对脉冲整形,增强高频信号。输出多用多抽头的滤波器。FIR滤波器组成 进行预加重或者去加重,从幅度和时延两个方面进行调节,抽头数、均衡幅度和UI值均可以软件修改。
# _4 A7 U& [2 o9 H$ O% u$ @* D6 N& P; u& s
如下是三抽头发射端EQ:
$ G9 g4 `; Q3 F+ X3 N% L& P& s

11.png (34.17 KB, 下载次数: 15)

11.png

该用户从未签到

13#
发表于 2015-6-17 18:27 | 只看该作者
ZCNeutrino 发表于 2015-6-16 21:00! E! j" t- h# \1 {4 D$ S
求详细的解释啊,有具体电路么?
  Z& q4 @, I' ?; y  l
每一种都是经过复杂的算法实现的,并且算法不断升级,种类也多。  具体你可以参考自适应滤波器 CDR等信息,但是都不会有具体算法实现的。想要,就去查文献。
' u' ]; p/ N7 V" W% V8 Y8 F. H
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2026-4-18 23:00 , Processed in 0.125000 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表