找回密码
 注册
关于网站域名变更的通知
查看: 1272|回复: 14
打印 上一主题 下一主题

[仿真讨论] 提问:请问哪位知道预加重的真是电路

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-11-7 09:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
想知道预加重和去加重的真正原理图解释,不是那种简单系数相乘延时再加和?哪位大师可以给细讲一下" U0 f* U# C, q! W* j: I, A

该用户从未签到

推荐
发表于 2014-11-9 09:47 | 只看该作者
本帖最后由 cousins 于 2014-11-9 09:52 编辑 - ?7 Z/ U" v" v, m2 u0 I1 b
soiee 发表于 2014-11-8 21:03
: n- k* r% s; j3 R4 f预加重我的理解就是加个高频电容。
  F: z( X0 x& h去加重的一种就是在输入级或中间级的射极电路之间加个R//C。
' U( U( k' `) G: ~
不可以这么理解...虽然也是有滤波的作用...也只能理解成主动式滤波器,而不是一个单独的被动电容。  t; g+ c7 }# G$ a9 p/ v
pre-emphasis和de-emphasis中间都是有运放和延迟电路的,根据tap数去增加级数,并且增益也不一样' s2 H; H* B) q& f: O, T
如果你不是要做底层驱动的硬件设计,无需理解这个电路,只需要以数字的方式来了解这个增益和tap级就可以了1 l* f1 B+ i0 Y

0 X! P( H0 T7 P" M2 k6 `
) I2 g' P- a$ T; o8 B( ]5 z

点评

加重所采用的方式有几种的,每一种原理都不一样。基本的原理可以查到。但是实际芯片内的结构不得而知。一般都是自适应的CTLE 或者线性EQ。多抽头的FIR滤波器组成 进行预加重或者去加重,从幅度和时延两个方面...  发表于 2015-6-17 18:12

该用户从未签到

2#
发表于 2014-11-8 21:03 | 只看该作者
预加重我的理解就是加个高频电容。5 C5 M! Q9 ^1 S! w3 f# [; Y
去加重的一种就是在输入级或中间级的射极电路之间加个R//C。

该用户从未签到

4#
 楼主| 发表于 2014-11-10 11:51 | 只看该作者
cousins 发表于 2014-11-9 09:478 h9 v. e" {" s, [& I' g. O  A
不可以这么理解...虽然也是有滤波的作用...也只能理解成主动式滤波器,而不是一个单独的被动电容。
6 I: T+ g- A1 w2 j: y; L: a3 tpre- ...

+ Y+ q3 ~/ h* B- S+ r/ t$ f我觉得需要加主动器件,就是运放,不然负值是怎么出现的,虽然姐姐大概的作用以及系数和乘法器,但是还是想进一步了解里面的电路,因为想能不能模拟这部分电路,做个仿真* f2 F3 H( o* t: g) ^1 \; C

该用户从未签到

5#
发表于 2014-11-10 12:07 | 只看该作者
shirley_zong 发表于 2014-11-10 11:51
! V0 g: o& Y* j* X" C, ~我觉得需要加主动器件,就是运放,不然负值是怎么出现的,虽然姐姐大概的作用以及系数和乘法器,但是还是 ...
) v- W; S: f6 K( Y: s- w  J& `
这个问题你需要问问FPGA相关专业做信号处理及均衡设计算法的工程师,术业有专攻。$ Z: D5 F7 ?! I6 i, r) u8 N8 Q1 z

该用户从未签到

6#
 楼主| 发表于 2014-11-10 13:36 | 只看该作者
cousins 发表于 2014-11-10 12:074 _1 G# z8 v( L  \
这个问题你需要问问FPGA相关专业做信号处理及均衡设计算法的工程师,术业有专攻。

2 w) U  r6 C' x5 N; A+ F8 x: D好的,谢谢
- A4 ?  c  T, |" w

该用户从未签到

7#
发表于 2014-11-11 00:09 | 只看该作者
各位大侠们,有没有这方面的资料share一下。

该用户从未签到

8#
 楼主| 发表于 2014-11-12 15:35 | 只看该作者
我也想要这方面的资料,求共享

该用户从未签到

10#
发表于 2014-12-23 17:29 | 只看该作者
本帖最后由 shark4685 于 2014-12-23 17:32 编辑 5 k. p) \9 n' \0 i

; ~+ u4 X8 Z. v+ [. ^+ g9 d* w# G首先理解下预加重的定义:
0 b$ Q; Q" [, R. P7 W& k& B# @7 ?# h6 |
高速数字信号是宽频带的,由一系列的正弦信号构成,高速数字信号在传输的过程中,高频分量及其容易衰减,
# q# a3 L  s/ N, \0 b% t8 v% p4 b& @, p3 c! q$ X* l8 y
具体现象就是上升沿变缓,不能理解的就理解为跑的越快,摔跤摔的越狠。0 i6 n3 C& F, l9 y6 J/ O* V
  u9 |/ f: l% n+ Z2 X# A
预加重就是提高这些高频分量的幅度,让其衰减后也能满足接受端对信号幅度的要求。, E3 b* A$ d7 D( ~3 q

7 m! x8 b, w- S" v所以预加重电路有2个要求:1. 固定频点 2.放大幅度  所以就有了下图& n" I# A. y* o. R! |

6 H% ^1 m; V+ x5 H& m+ o& x* Q0 j2 L' f5 @: U  t7 }+ u

: Y* t6 J, J2 O! Y! t3 [. I% {  k$ t' A

/ e, |! H! c9 m. G$ \
) }/ r4 a7 K: a+ b" f: K( t0 Q: S* a) U6 l
8 z  Q+ ~! @% f) y9 ^3 m

该用户从未签到

11#
发表于 2015-6-16 21:00 | 只看该作者
求详细的解释啊,有具体电路么?0 J/ O1 D7 y; ]  {" g

该用户从未签到

12#
发表于 2015-6-17 18:25 | 只看该作者
    加重所采用的方式有几种的,每一种原理都不一样。基本的原理可以查到。但是实际芯片内的结构不得而知。一般都是自适应的CTLE 或者DDFE 和 PSDFE。CTLE主要增强高频信号能量,弥补信号传输中在通道上的损失(高低频损失不同),DDFE衰减通道不连续的反射信号影响,PSDFE对脉冲整形,增强高频信号。输出多用多抽头的滤波器。FIR滤波器组成 进行预加重或者去加重,从幅度和时延两个方面进行调节,抽头数、均衡幅度和UI值均可以软件修改。- k' K; v) |* R9 q, ]6 [- P
  r* m5 W; H3 r" b' O
如下是三抽头发射端EQ:
8 Y" Y  d+ R* z7 |! ^% k; d

11.png (34.17 KB, 下载次数: 7)

11.png

该用户从未签到

13#
发表于 2015-6-17 18:27 | 只看该作者
ZCNeutrino 发表于 2015-6-16 21:00
! t$ }7 I. r1 s; z: G求详细的解释啊,有具体电路么?

) k! r- X- _% D. r& V5 V 每一种都是经过复杂的算法实现的,并且算法不断升级,种类也多。  具体你可以参考自适应滤波器 CDR等信息,但是都不会有具体算法实现的。想要,就去查文献。
0 ^6 ?9 _; h" K. l% x
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-21 18:28 , Processed in 0.093750 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表