找回密码
 注册
关于网站域名变更的通知
查看: 1670|回复: 4
打印 上一主题 下一主题

FPGA多余I/O引脚

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-8-26 19:41 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问FPGA多余的I/O引脚引出需要注意什么问题?引出的引脚的线都得等长吗?

该用户从未签到

5#
发表于 2014-12-1 12:54 | 只看该作者
FPGA多余的普通IO口不用管,那些时钟,高速的IO口要上下拉处理。

该用户从未签到

4#
发表于 2014-11-21 18:30 | 只看该作者
多余的也就备用下  不一定用的到 而且即使用到 也不一定做什么用呢  就先引出来打个孔在那吧

该用户从未签到

3#
发表于 2014-8-28 09:23 | 只看该作者
不要影响现有逻辑就好了。如果你是打算做成开发板,那就做一部分特别接口,一部分简单引出来就好了。

该用户从未签到

2#
发表于 2014-8-27 22:39 | 只看该作者
等长什么?你准备布线DDR2?DDR3?2 R# a6 W; v* S7 k# C$ L( C
) l1 d* [% B# p
你查查资料,看看微带线传输延时公式和带状线传输延时公式,有的资料我也看过,他们实验过绕线也会增加延时比如蛇形走线等。/ _5 A! e6 @6 @" r+ g' i
" {3 s  K4 h$ ?4 p
假设一个FPR4线路板 走线外层延时是150ps/inch,也就是150ps/25.4mm,约6ps/mm。1 a# d, E  A1 a% }# m
1GHz的信号周期1ns=1000ps。
* q& B/ I) m3 B( A2 y$ U2GHz的信号周期500ps。
* ]5 g' y  P" k4 h/ e" P8 E+ {+ c- ^' _. a8 L
你自己算算看差个5mm就有30ps延时差别,这个30ps在1000ps,500ps的周期信号里面分别占3%和6%。
5 p% O  `1 I! t那些要中心对称的还是IC内部调节的我就不知道了。
) z4 v6 e' R7 x; ~
. C. {* v2 v, j' |! `数据无非被时钟边沿触发入IC内部,你要满足建立保持时间,你往这些方面多想想。
6 P' D! A3 b0 r( r$ O+ b8 x4 `1 b, l
% h5 ?" J8 A+ v: \+ L
0 z. N! J: X! y6 X

/ ?/ t( ?# P" L9 i
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-28 20:39 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表