|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
一个4层的板子画完之后,进行设计检测
% ]- S) c- E( P 选择tools->Verify Design工具, h! k, m) F/ r6 {5 {, g
进行Fabrication Latium检测,发现有很多一百多个错误
& G2 e. _" l: ^* t # d5 w4 q& x0 a- I) R5 a- p6 T
对应的错误描述为DFF Error: AcidTrap on Top
- t$ N, N5 F4 J( Y# T9 G( U 这种应该如何修改?4 h8 D8 r& y% V e. G
) t9 z# n4 U- {; C5 U1 F还有就是在选择Test Points进行检测时,出现十个左右的错误2 h2 w2 L2 X1 D, W" x( q2 ~# I. n
对应的描述为:
! ~2 N+ U- M& i# n TestPoint error:NET FPGA_SIGNAL_TX has 0 test points instead of required 1 test points- ^8 I4 m# p; Y% m) Z. a
其它几处TestPoint的错误提示类似,只是把网络名字换了一下而已。
% m+ C, }' F# P# F4 X# x. T PCB上我没有加TestPoint,莫非这里必须得加TestPoint吗,不加行不行?) d4 z1 r0 H; g" }2 w. _" x
3 J' i4 I: U8 d2 O( q y; }: b
我这里网速不大好,google后也没有找到类似的有答案的东西,初学pads,请各位大大不吝赐教,{:soso_e100:} |
|