找回密码
 注册
关于网站域名变更的通知
查看: 5123|回复: 18
打印 上一主题 下一主题

时钟线 走表层 还是走内层?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-26 20:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RT~  我碰到的情况 一般都是走表层  但有的情况下 特别说明要走内层。。 这是什么原因? 和什么因素有关? 求解~

该用户从未签到

2#
发表于 2010-7-27 09:07 | 只看该作者
对于时钟频率比较高的时钟,建议走内层。表层会带来EMI的问题。

该用户从未签到

3#
 楼主| 发表于 2010-7-27 11:42 | 只看该作者
回复 2# doya
; _2 u# {) N" `, l* P/ ^; i8 ]" z

1 u! N1 z4 W6 E- Q    高的频率 是指多少?

该用户从未签到

4#
发表于 2010-7-27 11:50 | 只看该作者
25MHz以上都算高的

该用户从未签到

5#
发表于 2010-7-27 12:19 | 只看该作者
单线建议都走内层。差分线看情况而定

该用户从未签到

6#
 楼主| 发表于 2010-7-27 14:45 | 只看该作者
回复 5# joshuafu
9 k5 K) ?2 R, Q9 y
: G5 g7 N7 n: \/ L" O2 x- K# r8 P; D
比如什么情况呢?

该用户从未签到

7#
发表于 2010-7-28 12:15 | 只看该作者
差分不走板边,信号摆幅较高的不走表层

该用户从未签到

8#
发表于 2010-7-28 17:23 | 只看该作者
走表层对SI会好一点,内层对EMI会好一点啦    其实很多时候  EMI和SI的相应对策 是互相冲突的

该用户从未签到

9#
 楼主| 发表于 2010-7-29 09:20 | 只看该作者
回复 7# joshuafu 9 P( B5 i3 Z+ {
7 J- S- F& D% A+ e3 m
* ?) i8 Y6 P: ?9 ]1 o! E
    信号摆幅高,是指频率高吗??

该用户从未签到

10#
 楼主| 发表于 2010-7-29 09:52 | 只看该作者
回复 8# fancywoods 4 {* _. t$ f7 S8 W& q
8 z( k5 ~) Y* v# d4 H: I' z

' l$ A0 u! w) S5 R    表层走 SI 怎么会好呢? 只有一层参考地啊

该用户从未签到

11#
发表于 2010-7-29 09:53 | 只看该作者
回复 9# mikle517
# U3 b: Q4 a6 b# p4 Y- B( K3 _2 X8 `9 I& L
4 [& A9 f; U* H: T$ f4 y4 t
    摆幅就是电压的幅值

该用户从未签到

12#
 楼主| 发表于 2010-7-29 11:58 | 只看该作者
回复 11# cwfang , y6 M# d8 u0 I+ Z2 [
( I' T/ |! @+ E2 E2 o+ h  X: I

3 A, F) T/ @4 c& E9 w9 U8 x0 P    那电压幅值多大 才算是摆幅大呢? 一般是多少?

该用户从未签到

13#
发表于 2010-7-29 14:06 | 只看该作者
我只知道lvds摆幅为350mv,算低摆幅的。其他的还不知道,要请教joshuafu

评分

参与人数 1贡献 +2 收起 理由
mikle517 + 2 duoxie

查看全部评分

该用户从未签到

14#
发表于 2010-7-29 15:01 | 只看该作者
其实简单用信号摆幅来判断可能不太科学,更准确的应该是上升时间等,因为辐射只有在信号转换过程中才会发生。但如果你无法查到所用时钟信号的tr\tf时,就只能用所用信号的类型大致判断了,比如有的PECL信号,可能在1V以上,就需要考虑一下是否可走表层,是否远离周围的其他信号线。我的理解是,单线时钟尽量不在表层,差分时钟一般是可以的,但不是最优设计。而且所有时钟要尽量远离板边,特别是表层时钟。

评分

参与人数 1贡献 +2 收起 理由
mikle517 + 2 多谢!

查看全部评分

该用户从未签到

15#
发表于 2010-7-29 17:27 | 只看该作者
回复 14# joshuafu
! ~4 n9 {" M$ j0 _; N( j3 i
- i0 F8 i, D% L) ]" R  j1 m% i" F* S7 i& p7 S+ m0 [) c. h
    单端时钟如果走线短的话,走表层应该没什么问题吧!差分时钟对抗干扰和控制emi还是比较好的,走表层应该问题不大,第二层必须是平面层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 02:56 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表