|
TO forevercgh版主:- s2 R, v$ _+ Z: D( T7 d
图一:那个QB不是在Signal栏里面吗?
, V* [" ?, {( ?3 Q1 O 对应最右侧的带有芯片Log标志的那一栏也是signal项被选择,不是pin啊? O1 \! F q9 R4 a* @+ Y9 Z+ f
图二:U1不是代表IC吗?那每个芯片是不是都有个工作频率带宽呢?8 i8 M$ V- a, B
我的问题就是:133M是基频激励吗?
3 m i* ?% G) ~! j2 b1 n5 J 考虑到IC有相应的带宽,所以这块频率不是随便乱300、500等乱输入的吧?输入原则是什么?8 `. t, }* W9 S8 u0 L; z2 ~
图三:Hyperlynx的Boardsim不是有两种分析方式吗,针对串扰而言,无论哪一种方式,
. b5 x$ A5 _* f+ T% C! v+ V 我们在做仿真的 时候都要指定串扰阈值,比如都用40mV吧,, `9 }% V, G9 E' t
我的问题就是:当我用“快速分析”的时候,在Report中,很容易看到有哪条net是victim,
6 \4 j' \4 Y8 J' \. i: c% f9 K 哪条是 aggressor,也即是说串扰被软件检查出来了,
3 G: Y, m0 b6 n% q2 j 可是在“详细分析”的时候,被分析的net的Report中,无论阈值设定40mV
+ ?! P. K# o7 g% x 或者更低,在Crosstalk那栏中,总是写着NA,这是怎么回事啊?9 }: t$ D5 d7 j6 u
好像串扰没被分析一样?5 h( B8 }, O+ A5 f% X
图四:当把Protel做的PCB导入Hyperlynx时:7 } x1 p0 }6 ]1 ?# P
弹出warning:说没有Plane layer,让在Stackup中设置一个Plane layer,那这个层随便设置吗? |
|