|
|
本帖最后由 net_king 于 2009-4-3 20:50 编辑
% w0 N! y/ y+ C; E: [' ?1.提供端口默认状态
) C7 v2 V% W; E7 O8 [/ m2.OC,OD门
% M0 b* G, v. ^+ |3.阻抗端接$ L3 I& Z" i6 a2 E9 d
" }0 A1 _ p4 k; `/ K! m) `" w7 w
等长设置在pin pair之间设置比较合理,也就不包括了上拉引入的stub2 }" }0 U5 n6 g+ y9 u* a
forevercgh 发表于 2009-4-2 14:41 ![]()
0 ^! g k- e8 c& U* ~ n2 k5 j其中# q) O! X% L$ Z. |
2.OC,OD门/ i# y- j- R' }1 f& a
3.阻抗端接" g- D2 J- S+ |0 I$ s$ `+ Z
这两个概念比较陌生!
( B* m! ~) w* E3.阻抗端接 在pcb上,表现为什么呢?% F* v: j0 ^8 g5 ~! m
谢谢!0 A1 }7 l: p4 {8 N5 e+ ~ J% T
FPGA的IO端口
: ^: t2 |2 o# ?# z, h这个说明也比较陌生!指的是rj45吗?还是pci-e?又或者ddr? 分别是3.3v,2.5v,1.5v. |
|