找回密码
 注册
关于网站域名变更的通知
查看: 2004|回复: 22
打印 上一主题 下一主题

请教个FPGA和其他芯片对接的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-12-31 08:58 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在有一款视频解码芯片要接到FPGA上去,这个POWDN管脚是怎么接到FPGA上去呢?是直接接线上去?还是要接个电阻什么的???求大神开导!

NM8RE7G5UJ1YW}LCV3T_ALB.jpg (78.12 KB, 下载次数: 3)

NM8RE7G5UJ1YW}LCV3T_ALB.jpg

该用户从未签到

推荐
发表于 2014-1-9 12:38 来自手机 | 只看该作者
helloyoung2008 发表于 2014-1-8 22:56
* U( U6 D6 c! A, E: ]3 f给你正解:; s9 i: K8 j3 j$ t
1. 需要确认两边电平是否匹配,如果相同电同,直接连上去。
8 o' |1 C2 }2 g# c* P( R2. 需要确认视频解码芯片PWRDOWN ...

' n- s3 P% o- c赞同,板级设计的高手!

该用户从未签到

推荐
 楼主| 发表于 2014-1-1 13:48 | 只看该作者
bluskly 发表于 2013-12-31 14:50  H4 t+ N' ^# R: C5 I
这个PIN是低电平有效的,你得看一下你FPGA上电以后IO口是什么电平?你FPGA起来以后,要不要把这个芯片关掉 ...

$ f  u# ?6 {* g- o# J1 {是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。所以,当只有DVI视频输入的时候,为了节省功耗,利用FPGA控制把PAL解码芯片POWERDOWN掉,也就是把ADV7180关掉。现在设计是这样子的,启动的时候把2块解码芯片都开启,然后根据视频输入情况再决定是否关掉。 FPGA和解码芯片的电平标准都是3.3V.这样的话,是不是可以直接把pwrdwn管脚接到FPGA上,而不需要接上拉电阻呢?另外问下确定FPGA BANK的电平标准是不是看接到FPGA上的芯片中DVDDIO的电压值?期待您的回复!

点评

每个bank都有他的IO电源的,很多FPGA都可以设置不同bank的IO电压不同。不过你这个是做输出嘛,这个就好办了。只要能够起到开关作用就行了,关键是你的逻辑考虑对。  发表于 2014-1-1 15:26

该用户从未签到

推荐
发表于 2014-1-2 07:02 | 只看该作者
ych634227759 发表于 2014-1-1 00:48
7 X5 }" i6 i2 [9 f( A' n) T% |是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。 ...

' \# z- i/ C' M9 ?7 H9 k你第一次做板级设计吧,是否有些紧张? 1 a# }4 v; [' w' [# O
1. FPGA可以直接接AD1780, 不过我一般加个0-50欧姆的电阻,主要是防止以后软件要修改,至少可以飞线;不需要上拉,不过如果刚启动的时候需要关闭,应该做下拉。
: X0 ~1 Y. _. G% @! W2. FPGA的IO是有DVDDIO电压决定,不过不同的bank可以配置不同的电压,你需要看清楚是否是所在的bank。如果所有的IO电源都接3.3v,那就不用看了。
8 \. v( I  |; p+ I$ \5 z. \: p等你板子做出来,调试过一次,就不用怕了。

该用户从未签到

20#
发表于 2014-1-9 16:29 | 只看该作者
本帖最后由 helloyoung2008 于 2014-1-9 16:30 编辑 2 g) O3 w) P* F1 P& {3 ^/ E! z
ych634227759 发表于 2014-1-9 15:37
+ y% t# Q1 z0 x! R) f不错,多谢!这个pwrdwn是低电平有效,且无内部上拉。FPGA和解码芯片都是LVCMOS3.3V,所以电平是一样的。 ...

9 x+ Y( p" e9 n5 T: J
% r' _1 g: _* [4 ^是的。

该用户从未签到

19#
 楼主| 发表于 2014-1-9 15:37 | 只看该作者
helloyoung2008 发表于 2014-1-9 11:56
1 Y- T! h1 ]! o; M9 C3 D给你正解:4 z/ s1 N# w; N
1. 需要确认两边电平是否匹配,如果相同电同,直接连上去。+ r4 f0 S3 |3 m- ]! q
2. 需要确认视频解码芯片PWRDOWN ...
* x! g# h( U  a. Q7 |
不错,多谢!这个pwrdwn是低电平有效,且无内部上拉。FPGA和解码芯片都是LVCMOS3.3V,所以电平是一样的。FPGA上电的时候管脚处于三态,所以可以将解码芯片用4.7KΩ上拉,让它在上电时处于工作状态,接着再由FPGA来控制是否休眠,也就是给予PWRDWN管脚低电平。是吧??

该用户从未签到

17#
发表于 2014-1-9 11:56 | 只看该作者
给你正解:
  F3 P# B7 _% y$ k$ H! |1. 需要确认两边电平是否匹配,如果相同电同,直接连上去。0 n6 i0 v0 d" |1 |
2. 需要确认视频解码芯片PWRDOWN管脚内部是否有下拉电阻,如果没有,外部必需要加一个下拉电阻,用于刚上电时给PWRDOWN电平状态。因为FPGA管脚刚上电时是三态的!直到FPGA 从Flash里面加载mcs文件并运行,这个管脚才有电平状态!

该用户从未签到

16#
 楼主| 发表于 2014-1-8 16:36 | 只看该作者
seawolf1939 发表于 2014-1-7 23:15
& f" H# }% J% X1 _上拉一下吧,我记得以前玩SPARTAN3的时候上电初始化配置的时候管脚是3态的

& b' M: J$ [+ ]" [好的,那我把PWRDWN管脚上拉,同时PWRDWN和FPGA的I/O管脚连接。

该用户从未签到

15#
发表于 2014-1-7 23:15 | 只看该作者
ych634227759 发表于 2014-1-1 13:48: Q" M( m- N$ A1 g; G/ C0 m/ x
是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。 ...
) T: m7 t$ X! L3 d+ f
上拉一下吧,我记得以前玩SPARTAN3的时候上电初始化配置的时候管脚是3态的

该用户从未签到

12#
 楼主| 发表于 2014-1-3 15:12 | 只看该作者
tsw446507564 发表于 2014-1-2 09:02
6 t" B& j6 q  Gdatasheet呢?
# a/ v" h$ A8 _! G
datasheet上传了啊,你看看帖子最下面隐藏的部分呢。谢啦!

该用户从未签到

11#
发表于 2014-1-2 10:43 | 只看该作者
ych634227759 发表于 2014-1-1 19:43/ C4 A* l! D* n  S6 Q! S5 K
嗯哪,第一次做,生怕出问题,关键是制版费+元器件费用一共好几万呢!
5 Q% D3 T# G7 E% P/ i
怕的应该是老板。。。

该用户从未签到

10#
发表于 2014-1-2 09:02 | 只看该作者
tsw446507564 发表于 2013-12-31 09:18! G7 J" `% h1 V% {6 q+ @
接个上拉或者是下拉吧,具体的要根据这个引脚的要求了。上传个芯片手册看一下呗

! n: B$ q; ^" N* D" b* ddatasheet呢?

该用户从未签到

9#
 楼主| 发表于 2014-1-2 08:43 | 只看该作者
part99 发表于 2014-1-2 07:02! s) M+ a- x+ o$ s8 n3 C
你第一次做板级设计吧,是否有些紧张?
4 w5 W# g! i& g4 q1. FPGA可以直接接AD1780, 不过我一般加个0-50欧姆的电阻 ...
) A- d0 B) }0 n! C2 D
嗯哪,第一次做,生怕出问题,关键是制版费+元器件费用一共好几万呢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-28 22:44 , Processed in 0.156250 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表