找回密码
 注册
关于网站域名变更的通知
查看: 5364|回复: 22
打印 上一主题 下一主题

有没有办法去除ALLEGRO封装的DRC错误???

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-5-2 21:35 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题,如果一个封装没有办法必免DRC错误,又不想让这个错误在画板时出现。有没有办法去除呢?我听说可以在做封装时加入一个什么属性,加了属性后的封装再导入到PCB板后这个错误不会显现。不知道是不是真有这样一个方法,反正我是一直没找到。特上来求正一下,有知道的上来分享一下吧。谢谢!!!别和我说做成异形焊盘来解决这个问题哦。因为这个不是好办法。

该用户从未签到

推荐
发表于 2013-5-22 16:32 | 只看该作者
不想报pin to pin 的space错误,可以设置元件的属性-nodrc_sym_same_pin

该用户从未签到

推荐
发表于 2023-5-22 16:52 | 只看该作者
display→waive drc→waive

该用户从未签到

推荐
发表于 2023-5-18 23:43 | 只看该作者
看到大家的回答,非常谢谢!

该用户从未签到

21#
发表于 2023-4-14 21:13 | 只看该作者
我想知道的额
  • TA的每日心情
    开心
    2020-9-8 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    20#
    发表于 2018-3-15 11:33 | 只看该作者
    学习了,受益匪浅哦

    该用户从未签到

    19#
     楼主| 发表于 2013-7-16 12:33 | 只看该作者
    xfcy 发表于 2013-7-16 08:26
    " a1 Q  p* Z4 w$ k- t是在layout中设置的,做封装时就关掉这个 DRC还不清楚怎么整。
    2 T3 m$ J( q% H9 C0 N4 @
    这样呀,那谢谢!

    该用户从未签到

    18#
    发表于 2013-7-16 08:26 | 只看该作者
    NIWO99 发表于 2013-7-15 21:50
    4 M( D  E, O  b5 b6 j你好!谢谢你的回答,我对你的回答很感兴取,我自己也试了一下,不过不会弄,在做封装时没有找到这个nodr ...

    + v# h# _  `7 E  I8 H! U3 S! w是在layout中设置的,做封装时就关掉这个 DRC还不清楚怎么整。

    该用户从未签到

    17#
     楼主| 发表于 2013-7-15 21:50 | 只看该作者
    xfcy 发表于 2013-5-22 16:32 + l) I  X& P' c2 S
    不想报pin to pin 的space错误,可以设置元件的属性-nodrc_sym_same_pin
      N& _; s; W+ A3 I0 N# h
    你好!谢谢你的回答,我对你的回答很感兴取,我自己也试了一下,不过不会弄,在做封装时没有找到这个nodrc_sym_same_pin属性,但在画板子时就有,请问你说的这个nodrc_sym_same_pin是要在做封装时就改吗?
  • TA的每日心情
    开心
    2020-1-19 15:16
  • 签到天数: 1 天

    [LV.1]初来乍到

    16#
    发表于 2013-7-14 10:49 | 只看该作者
    封装做好,好像可以局部规则设置

    该用户从未签到

    15#
     楼主| 发表于 2013-7-14 10:44 | 只看该作者
    好久没上来,看到大家的回答,非常谢谢!!
  • TA的每日心情
    奋斗
    2024-2-4 15:18
  • 签到天数: 10 天

    [LV.3]偶尔看看II

    14#
    发表于 2013-6-9 09:06 | 只看该作者
    楼上正确

    该用户从未签到

    12#
    发表于 2013-5-22 15:43 | 只看该作者
    我知道,你做封装时修改下规则(space)就可以了,比如说Pin to pin or pin to shape等,
    , l+ }4 w* s0 p5 y9 n4 x' X" a) S我遇到的大多数为pin to pin 。
  • TA的每日心情
    奋斗
    2024-2-4 15:18
  • 签到天数: 10 天

    [LV.3]偶尔看看II

    11#
    发表于 2013-5-10 15:59 | 只看该作者
    贴图看看

    该用户从未签到

    10#
    发表于 2013-5-6 22:26 | 只看该作者
    NIWO99 发表于 2013-5-6 22:09
    + j3 T3 r$ Q7 u) k) ^8 ]这些办法我知道,我只是听人家说可以在做封装时就把这DRC解决掉,这样就无后顾之忧了。

    % ~- \7 j3 A1 \' u& o. C没有太大意义,比如你做一个QFP的封装,焊盘中心间距0.5MM,边缘距离可能是小于8MIL,你可以在做封装的时候调用constraint manager然后设置最小间距小于8MIL让软件不报错,但是这个规则不能够传递到PCB中,你实际的间距规则任然是按照PCB为准。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 15:11 , Processed in 0.187500 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表