找回密码
 注册
关于网站域名变更的通知
查看: 1039|回复: 3
打印 上一主题 下一主题

[Ansys仿真] 28G serdes信号如何仿真?

[复制链接]

该用户从未签到

跳转到指定楼层
#
 楼主| 发表于 2025-9-1 17:03 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
主板上有个FPGA芯片,有几组Serdes信号,连到板边的QSFP28连接器上。这个连接器是表贴的。
8 g4 t/ M) t* ^: ]5 z0 f
; }' r( [4 C. d; }
2 ~$ g0 W1 G6 g, ~9 t
板子贴装好以后,信号比较差,误码率较高,想请教下:, G4 {2 U7 L* k
1、是否需要整条链路做一个仿真?
7 ?7 N5 h: r6 m1 X9 d5 K2、还是单独对QSFP28连接器PAD,以及FPGA BGA部分单独仿真就可以?: O) B4 f* E& o( E
3、对于QSFP28连接器PAD,如何设置端口?" b0 w0 x- k$ k" R) @
请大神不吝指教,谢谢。 0 s  S# h& ^4 ~& j* Z
' J& s# I8 b0 n" _9 M, h- Y+ ^8 x
  • TA的每日心情
    奋斗
    2026-3-10 15:50
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    2#
    发表于 2025-9-16 10:47 | 只看该作者
    Q28信号都比较差,看下是不是FPGA发端眼图太烂了哦,高速线一般在突变处仿真即可,过孔和焊盘处尤其注意,有Q28的HCB你可以看下你的发端电眼扎样,发端没问题的画,就考虑收端了
  • TA的每日心情
    难过
    2026-4-2 15:52
  • 签到天数: 167 天

    [LV.7]常住居民III

    1#
    发表于 2025-9-5 07:46 | 只看该作者
    Chip-to-Module 有802.3协议规范要求的,排查:(1)插损是否超标(~7.3dB以内);(2)链路阻抗不连续点(bga via, QSFP28 连接处)是否仿真优化?(3)FPGA发送端预加重参数是否设置; 基本上不需要全链路仿真的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-18 16:00 , Processed in 0.109375 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表