|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。 3 D4 s: r, D! h8 i
7 G9 z& ^ C# J% @# c
1. 实际跑SI RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ?
' x2 Q2 ~) _* M3 U4 B2. hfss 一般按照“问题1 频率”的3倍还是5倍去仿真比较合理 ?; c. Z0 _+ v6 z
2. 内部时钟频率为什么这么多年都提不起来? IC内部有什么结构限制了么?% x. Z$ i7 @* p' H/ Q
% O: ]& i( L, ?2 U/ P# Y- l& D* v4 Y8 X* J6 ^5 i3 x
Internal Rate: SDRAM内部时钟频率MHz
1 |; q3 ]5 f1 _" _) w6 LDDR1 SDRAM内部时钟频率=100-200MHz
& W/ j. K4 \; ^ |* yDDR2 SDRAM内部时钟频率=100-266.67MHz$ A) u4 e( o+ T9 t' x
DDR3 SDRAM内部时钟频率=100-266.67MHz
8 u' }; t) m0 RDDR4 SDRAM内部时钟频率=133.33-266.67MHz# o" M0 H) s7 q f3 t1 E
2 q8 u4 }( f2 h" ^7 B& {/ X# l3 {5 }I/O Bus Clock: 总线时钟频率MHz
& x8 M V1 u! ^8 P: aDDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz$ l. {% m" e& b+ N* ?9 `6 H5 Q" D
DDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz
! n2 E: @+ U6 C! s R7 tDDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz6 X& ?/ u( g) s0 K7 e: B
DDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz; g/ R' m. x A0 g
3 z7 y+ q) N R1 K" b9 b* X x! ~
Transfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200- r5 i3 R9 ?# N9 c5 w+ Y- u
DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
* h/ j* |5 `4 t% SDDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s8 _8 f4 J* g) o4 v- }/ V$ _. n
DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s! K- ?2 w' U8 N" ~- |6 b
DDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s, M8 e% X8 @8 e2 U! i
5 R( \# U5 @1 e% W& w
5 F3 E+ d' r% U1 x% t) M8 ^
# Q1 {& a8 C% K6 e' _
|
|