|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
/ M8 E" q" s( s- e) Q1 K1.原理图常见错误:- n; {: f' z9 _/ e9 h) R
(1)ERC报告管脚没有接入信号:
8 b: e4 I% F: t9 g/ C, H; s' c; za. 创建封装时给管脚定义了I/O属性;
8 \1 ?0 [- L- T$ S* U/ Ib.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;
8 L8 L* i- D7 U) \% r7 \ j" ~c. 创建元件时pin方向反向,必须非pin name端连线.8 ~4 H1 V Z3 D+ ^ j ?4 y- v
(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件.
+ t" ? G7 f7 e5 R, h* h7 G(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global.6 {! E' b6 M- G0 t% k7 M# V* Q
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.
1 v6 [! f/ I' s6 h& |# ?2.PCB中常见错误:5 z9 m6 h! n9 I I& ]# @
(1)网络载入时报告NODE没有找到:
, P& n6 C3 n) B5 u) o# [a. 原理图中的元件使用了pcb库中没有的封装;
& k' a* m9 _: s' S3 \0 |b. 原理图中的元件使用了pcb库中名称不一致的封装;
9 J9 |3 s2 }! A, J2 o' qc. 原理图中的元件使用了pcb库中pin number不一致的封装.如三极管:sch中pin7 n9 N# l7 }2 E* n4 ~
number 为e,b,c, 而pcb中为1,2,3.
. k0 S* V2 k4 `' m# I(2)打印时总是不能打印到一页纸上:# z1 I$ X+ j# s! u9 `8 ^- L- A
a. 创建pcb库时没有在原点;
D6 y2 l" Z) K' `; k) R2 Bb. 多次移动和旋转了元件,pcb板界外有隐藏的字符.选择显示所有隐藏的字符, 缩小
4 W, w& k( I5 _: E, z v: hpcb, 然后移动字符到边界内.1 L3 M. L5 |5 B9 A5 K* b1 B
(3)DRC报告网络被分成几个部分:
, J8 z7 n4 p$ u% W表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找.5 A- z- G) j$ f5 f5 e. b
另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,
0 H8 m+ v) ~' ?' ?0 k9 w2 g减少文件尺寸和protel僵死的机会.如果作较复杂得设计,尽量不要使用自动布线.' F% A' K7 }2 J1 e* L. s1 {8 [+ Q
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,
$ R) \( \8 ?/ p在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大.PCB布线有单面布
8 s4 v% H' N- b$ l* j2 k7 D4 U线、 双面布线及多层布线.布线的方式也有两种:自动布线及交互式布线,在自动布线之
" O$ J9 t; `$ N* f4 C* e前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻
$ K' I' r- q3 \% {* V平行, 以免产生反射干扰.必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易
& }6 s9 u9 z8 P( h2 v产生寄生耦合., {" T. Y* v. d8 T' d0 D# ~( j
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、" e7 V* l9 E1 B9 P, F
导通孔的数目、步进的数目等.一般先进行探索式布经线,快速地把短线连通, 然后进行
8 H* b4 V' l$ K迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线.4 I" c2 g8 }% x/ k6 R4 t0 W
并试着重新再布线,以改进总体效果.
; Y' ^/ q) @! ]" F/ u0 ~" D/ ^3 q' x对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解
+ k3 `: M, d6 z9 o& @5 U. m决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道
; S# `+ I0 S) M6 E" Y3 {使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单
# F3 U3 t7 r/ Z% b* z的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真
/ g& t3 d' p" B谛.! a! k- g- |+ F9 ~$ K
1 电源、地线的处理0 u* s9 p7 K5 q5 J
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,
# R9 r$ v. ]) \会使产品的性能下降,有时甚至影响到产品的成功率.所以对电、 地线的布线要认真对
/ B$ W8 }; L# A* n* j0 T1 e# i待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量.
* U6 I- j! a/ P对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现
1 ~- Q3 n. y4 d只对降低式抑制噪音作以表述:
x' L* Z/ ` Y; c9 t2 H; E0 A+ C( V众所周知的是在电源、地线之间加上去耦电容.
2 h" Y( U% Z. A; \尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号 |
|