TA的每日心情 | 开心 2020-7-28 15:35 |
|---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。
' l# _5 h" ^1 o8 k! A以C2000处理器TMS320F28069芯片为例,本文将介绍使用该工具生成封装库的方法。
: l$ p# ?" d5 KUltra Librarian的安装与bxl文件的下载
- |- c. s M9 } B2 ~3 iUltra Librarian软件可以在ti官网直接下载。在ti官网搜索TMS320F28069,在芯片主页打开质量与封装选项,页面下方可以看到bxl文件与Ultra Librarian软件的下载链接。
8 k: a+ K* Q. p# g" q3 ?$ D
, _4 n8 W" t; x8 s, k3 u Ultra Librarian软件按照默认安装即可。& N1 ]: M' F1 i8 `* q% t3 g
; m/ N* F: ~3 n3 B
TMS320F28069封装中,下载LQFP100为例。. G- b) p# `, }2 L8 i: ]! G
/ A# s. T% F5 W* H( g使用Ultra Librarian生成Cadence原理图与PCB封装
9 W, B5 r4 P% t0 A8 ZUltra Librarian可以直接打开bxl文件,其中左侧为PCB封装预览,右侧为原理图封装预览(上面还有一个3D封装,我不知道是哪里来的…)。
8 M8 _9 b0 ?( Z) z$ s" S- f0 x& W8 C1 e7 N2 V. T
Ultra Librarian软件设置如下:其中勾选Cadence allegro选项,注意选择自己的Cadence软件版本,本文以16.6版本为例。该选项对应PCB封装;同时勾选Cadence Allegro Capture选项,该选项对应原理图封装。
3 O. u1 X: ?- O
9 ~+ s$ r( r5 J) c 点击Step 3. Export to Selected Tools生成封装。PCB封装生成过程中,需要调用Allegro软件。处理过程可能比较长,请耐心等待。
# N3 z9 g, l4 P8 X
% n( X6 F6 T: \# BPCB封装的处理以及加入3D模型
i0 a. j& k2 c( h封装生成之后,可以打开Ultra Librarian输出文件夹(UltraLibrarian\Library\Exported\Allegro)中对应时间生成的文件,其中.dra .psm .pad文件均为必须文件,其中pz100代表中等密度封装,pz100-l代表高密度封装,pz100-m代表低密度封装。此时可以用Allegro软件打开dra文件查看具体封装。
5 I' G {4 {' d2 ^% D2 h4 O% Y, k9 {% p7 Y
为了便于整理,可以将上述文件复制到自己的封装库文件夹中,本文中将其复制到C:\Cadence\mypcblib目录下。2 a/ Q$ q" R. m6 z0 I
1 X/ ? ?+ C$ C- T8 d( [+ i 为了使得PCB封装更接近于实际效果,可以下载其3D外形加入到封装中。这里推荐到3D ContentCentral下载3D封装。
8 s/ C) U5 z! o7 u 搜索LQFP100,选择合适的器件。
' |+ n2 F0 \8 Y! O- H9 N1 N/ F3 D' S/ a; l0 y- o* q. A' Z
打开器件页面,选择STEP文件下载并保存在3D封装文件夹中,本文对应为C:\Cadence\step。, ?5 I x3 e, s4 J$ B
q1 @* v$ O, w: \$ s N; M3 Y
打开Allegro软件,添加steppath路径。
; P: W+ }# \; h+ N
m4 f+ W; ~0 `. A 打开pz100封装,选择setup-Step Packaging Mapping,选择LQFP100并进行方向位置的微调,点击Save进行保存并退出。此时,如果Allegro调用该PCB封装,则会自动加载其3D模型。; m! ]4 M% i8 M l Q# Z4 F3 l
! u% D7 p: T. ^0 y& Y" E
原理图封装的处理# u5 r1 d% u& m! X: h9 r& U# u. \
Ultra Librarian生成的封装需要经过Cadence导入方可使用。打开Cadence Capture软件,选择file-Import Design,打开UltraLibrarian\Library\Exported\orcad路径下对应的edf cfg文件,如图所示。( P, z7 K- M: z0 e: ]
' o, w0 N1 `3 C+ r. c3 H5 N
生成完毕后,文件夹内会出现OLB,即为原理图库文件。为了方便起见,可以将库里的元器件复制到自建库中,同时指定PCB封装为pz100。
7 f0 p- t. U9 n- z新建工程进行测试 p/ o7 m( H/ ]0 c& S
新建一个工程进行原理图与PCB封装测试。
, _: J0 d( P6 ?& E2 [7 |/ d9 B. y/ _( M* o' \# x, J
原理图中仅仅放置F28069,然后生成网络表并用Allegro软件打开。1 ^+ n% N- K V! L3 B
z6 q$ l, E0 C7 _! M此时可以在Allegro软件中对该器件进行放置,选择3D方式进行查看,可以看到器件的3D效果。
5 @- A1 M/ @3 @7 v X# \% q+ P" P& T% {2 i
2 H' J0 D$ L7 M: R1 {) U5 x2 g' U5 l! q; n
( m' ^0 Z0 B; B2 g5 ]% V8 b& }9 Z; }/ \) C ]
: H& L/ K7 E1 F
|
|