找回密码
 注册
关于网站域名变更的通知
查看: 5321|回复: 11
打印 上一主题 下一主题

Decoupling Cap电容位置的摆放

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-12-18 13:31 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 ieracll 于 2009-12-24 12:23 编辑
( z6 U$ @9 P( ~% g' K4 ]& P5 A+ J& J+ \6 [" n: S
芯片电源pin脚的Decoupling Cap摆放位置 原则上是靠近pin脚摆放,而且电源要先经过电容再进入芯片的pin脚。
5 n' U+ h4 Y6 x      在这里有个疑问,decoupling cap 去耦原理是滤掉与其谐振频率相同的杂讯。那么假如 电源不是先经过电容再进入芯片的pin脚,是不是也同样也能起到滤波的效果?(因为杂讯走低阻抗路径,经过电容导入到地去了)
/ x% w; v; f9 \' D3 `      另外一些BGA封装的芯片,电源pin脚的Decoupling Cap摆放 摆在背面靠近pin脚的位置,再通过VIA与电源pin相连 效果跟摆在芯片 正面 但是跟电源pin脚位置相比前者远  。这两种情况相比,哪种效果好?个人认为是前者好。 不过不是很确定。请高手们释疑解惑。

该用户从未签到

12#
发表于 2011-7-20 10:56 | 只看该作者
个人觉得第一种好

该用户从未签到

11#
发表于 2010-3-9 17:35 | 只看该作者
挑战传统啊,不过确实值得有人来测一下。

该用户从未签到

10#
发表于 2010-3-4 09:18 | 只看该作者
回复 7# ykwym - g: ?. U  ]2 |+ z# G5 m. e

7 R# k$ ^1 J  C( g& K+ M0 d9 S) o$ b. B/ X3 I3 K2 P
        这个先后顺序得看具体的电容容值吧?谁小谁在左边

该用户从未签到

9#
发表于 2010-3-2 15:20 | 只看该作者
C66、C63小容量那个用更小的封装是不是去耦效果更好呢?

该用户从未签到

8#
发表于 2010-3-2 10:03 | 只看该作者
回复 6# honejing 9 U! v) |* Q6 z. ?  v2 a

5 N! F4 \7 `$ U8 U* o
3 R" h; {* D7 g+ f    根据去耦原理,信号(不管是有用的信号还是杂讯)只会走阻抗最低的路径。; x/ g7 x2 Z9 T- X' x
图1图2不管电容如何摆放,杂讯都不会向电源的方向传播,而是沿着低阻抗路径(电容到GND)流动,所以他们的效果应该是一样的。
& k6 ~- F! ?7 R( n) b
! }2 b1 V% M: j小电容放的距离IC近是因为它的去耦半径小,大电容距离远,是因为去耦半径比小电容大;不管怎样到IC的距离应该都在他们各自的去耦半径内才有意义,否则放了也是白搭!5 C) x; l9 S. _' l. Z) c( Y# |
& F! [* y' h% i9 D* Y
理论是这样的。还是那句话:实践是检验真理的唯一标准!!有没有自己亲测过的???给个测试的结果,让兄弟心里有底。

该用户从未签到

7#
发表于 2010-2-28 15:38 | 只看该作者
回复 5# pjh02032121
3 j* o( f8 O" O* K
6 D' F7 ?4 `- c. b8 S; |0 [6 \- W
    图一中C63,c66最好放的方向相反,这个是一个dell的专利。

该用户从未签到

6#
发表于 2010-2-26 23:08 | 只看该作者
圖一优於圖二:
' V; E3 k* b  z& t1. 防 IC 雜訊往外跑 ( DeCap),兩者相當。6 k6 @9 t4 Z7 P! [9 p
2. 防外部電源雜訊干擾 IC,則圖一优於圖二。

该用户从未签到

5#
发表于 2010-2-26 11:11 | 只看该作者
个人理解:根据去耦的原理,下图两种电容摆放方式效果应该是一样的;# }4 i  [7 _: g' q# p
可是大多数人都认为图1的摆放方式更好;5 p) L/ x- n4 C& {  n+ j
有没有高手实际测量过?到底有没有差别?给个说法。
% g2 R# W4 [5 T: k谢谢啊!1 U  I& h* m/ k* r' ?
; Q5 _0 q5 \: k- A6 A/ p7 o/ t

该用户从未签到

4#
发表于 2009-12-29 21:11 | 只看该作者
第一个问题:; ?3 _1 A$ I& E- X" v; C8 M% k
这个问题你好像还没搞明白,先看看去藕的原理在说吧.
, m% e$ V0 e3 @" }! d8 t+ I第二个问题:
: @: H  c0 v. M) C主要看这个去藕回路的电感那个更小,不一定摆在正面一定好,看层叠结构和电源地平面的间距

该用户从未签到

3#
发表于 2009-12-23 08:19 | 只看该作者
也不一定,看via电感和走线电感哪个大

该用户从未签到

2#
发表于 2009-12-21 14:43 | 只看该作者
前者
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 13:50 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表