找回密码
 注册
关于网站域名变更的通知
查看: 3045|回复: 8
打印 上一主题 下一主题

请高手帮忙看看晶振的分压和布线是否合理

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-12-3 10:59 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 electro_boy 于 2009-12-3 11:23 编辑
; O7 z  q- e/ @% h! i$ O0 J
, c/ I( l$ x7 E% [2 i3 O我们现在的情况:. f& H# ~& |# v0 y" I( o9 ~. T, Y
   1   为了降低功耗,我们用一个有源27M晶振同时给DSPFPGA提供时钟,这样可以减少一个晶振。5 H- i9 r5 w; H
    2   因为DSP和FPGA需要的电平为1.8V,所以把晶振的输出波形做了分压处理,如图所式。
2 n) P  p+ V0 T1 b3 T* \( C6 G: u7 b' Z/ @. R' c& ]" J4 v
问题1:
% y5 W, |$ V( t, z% }' O; h/ y   用电阻分压的方法使晶振的输出波形由3.3v转换到1.8v的办法是否合理,有没有问题?
: |0 O9 \) w! _; n% y3 h问题20 {  Y- L. [! {" \! p
  用一个晶振同时给DSP和FPGA提供时钟的方法必然导致时钟线的延长,但是考虑到是有源晶振,不是两个脚的晶体,时钟线延长是否没有什么问题?时钟线的布线如图所示,时钟线从晶振到DSP的距离是27mm,到FPGA的距离是36mm$ D8 G: y$ z' H4 y

; u. g5 j' M/ Q. F   加亮的线是时钟的实际走线

晶振原理.JPG (35.18 KB, 下载次数: 20)

晶振原理.JPG

晶振布线是否正确1.JPG (157.81 KB, 下载次数: 6)

晶振布线是否正确1.JPG
  • TA的每日心情
    奋斗
    2025-8-14 15:22
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    9#
    发表于 2009-12-24 10:24 | 只看该作者
    如果输出的时钟信号先 能够很好的被保护起来的话可能问题不是很大,不过从现在的走线来看,附近情况有些不太理想。我想主要需要解决的问题是防止附近的数字信号干扰时钟信号,使接收到的时钟信号不产生畸变。

    该用户从未签到

    8#
    发表于 2009-12-10 17:08 | 只看该作者
    本帖最后由 tmlee 于 2009-12-10 17:10 编辑
    4 H2 _. h8 Y* ?4 Y9 {! \9 ?2 i0 x, q

    6 f- T' g9 O7 v* K, A& Z" R& `5 o) ^$ a4 o) [2 a7 ~
    才27M 不会有什么问題

    该用户从未签到

    7#
     楼主| 发表于 2009-12-10 10:02 | 只看该作者
    回复 5# zxli36 ! ^% O- H2 e  J/ C4 [1 Q1 t; {
    : x9 `/ Z$ f& N4 B& _" g8 I
    2 r" [) G6 `* m- _. Z) V
        请问用什么软件可以仿真这种电子图!?

    该用户从未签到

    6#
    发表于 2009-12-4 16:04 | 只看该作者
    另外,你的3.3V到1.8V转换的电阻好像用的不对。分压值不对。
    ( m- u  I, W1 h- E! ]5 O建议分得的适当电压小一些,防止过冲对芯片的损害。

    该用户从未签到

    5#
    发表于 2009-12-4 15:54 | 只看该作者
    我初步仿真了一下,时钟的沿还是不太好。如果一定要这样用,我建议一下几个措施:' c$ Y4 l/ k2 k& d% i) K
    1.如果fpga的端口可以配置成施密特触发的输入结构,使用它,以下基于这点。如果cpu的时钟也是施密特触发(一般时钟端口都是),就很好。这时基本上可以冒险试试。
    4 |2 J) X1 }/ E8 A# p2.如果的fpga有剩余的端口,建议时钟只进入fpga,然后fpga做一个缓冲,再给cpu。以下建议基于这点。. j/ x- M5 B8 y2 \, u5 K5 e
    3.分压电阻放在靠近fpga的一段好些,这时沿可以陡一些(我只做了时钟输入到一个芯片的仿真)。
    9 p4 G! Q) K/ V$ ]7 I( N4.如果fpga有多余的pll,可以把晶振的时钟降低,然后用fpga的pll倍频到cpu所需要的时钟,再送给cpu。这样会好很多,多功耗也好。
    " M8 P, V" R0 S, z* o' n6 I6 Z一下子只想到了这些,如有不对的地方,欢迎大家指正。

    该用户从未签到

    4#
     楼主| 发表于 2009-12-4 09:31 | 只看该作者
    回复 3# zxli36
    ) n$ p' c* G7 y9 y% F, r
    " [3 q, y9 @+ x5 p$ b. M8 T7 n: Z/ q2 ~1 w" }
        我用99se画的,仿真不好做,而且没有做过,请高手指教

    该用户从未签到

    3#
    发表于 2009-12-3 22:23 | 只看该作者
    这个,感觉有点悬哎,最好做一个基本的信号完整性仿真

    该用户从未签到

    2#
     楼主| 发表于 2009-12-3 16:00 | 只看该作者
    求助高手!!!!!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 11:43 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表