|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 electro_boy 于 2009-12-3 11:23 编辑
; O7 z q- e/ @% h! i$ O0 J
, c/ I( l$ x7 E% [2 i3 O我们现在的情况:. f& H# ~& |# v0 y" I( o9 ~. T, Y
1 为了降低功耗,我们用一个有源27M晶振同时给DSP和FPGA提供时钟,这样可以减少一个晶振。5 H- i9 r5 w; H
2 因为DSP和FPGA需要的电平为1.8V,所以把晶振的输出波形做了分压处理,如图所式。
2 n) P p+ V0 T1 b3 T* \( C6 G: u7 b' Z/ @. R' c& ]" J4 v
问题1:
% y5 W, |$ V( t, z% }' O; h/ y 用电阻分压的方法使晶振的输出波形由3.3v转换到1.8v的办法是否合理,有没有问题?
: |0 O9 \) w! _; n% y3 h问题20 { Y- L. [! {" \! p
用一个晶振同时给DSP和FPGA提供时钟的方法必然导致时钟线的延长,但是考虑到是有源晶振,不是两个脚的晶体,时钟线延长是否没有什么问题?时钟线的布线如图所示,时钟线从晶振到DSP的距离是27mm,到FPGA的距离是36mm$ D8 G: y$ z' H4 y
; u. g5 j' M/ Q. F 加亮的线是时钟的实际走线 |
|