|
TO forevercgh版主:
. L! @6 {0 A/ \# K+ P图一:那个QB不是在Signal栏里面吗?- K. A, Q4 i$ s, n" e
对应最右侧的带有芯片Log标志的那一栏也是signal项被选择,不是pin啊?( j, \4 d' B$ H0 g- i$ B% d7 L
图二:U1不是代表IC吗?那每个芯片是不是都有个工作频率带宽呢?
) C c7 c) m6 G, z1 m 我的问题就是:133M是基频激励吗?0 D0 `/ H6 D& N7 L5 d( {
考虑到IC有相应的带宽,所以这块频率不是随便乱300、500等乱输入的吧?输入原则是什么?
/ S q) t- y6 N* d/ R- r) b图三:Hyperlynx的Boardsim不是有两种分析方式吗,针对串扰而言,无论哪一种方式,4 T! o j1 j: u! {
我们在做仿真的 时候都要指定串扰阈值,比如都用40mV吧,/ F; ~4 y% U. v) e0 p
我的问题就是:当我用“快速分析”的时候,在Report中,很容易看到有哪条net是victim,2 K/ Z! W) u" l( c
哪条是 aggressor,也即是说串扰被软件检查出来了,
) x! f! ?6 P/ {/ @, ?! P ] 可是在“详细分析”的时候,被分析的net的Report中,无论阈值设定40mV, Q! |7 ]/ r7 b
或者更低,在Crosstalk那栏中,总是写着NA,这是怎么回事啊?
+ t- n. A. |0 w8 X3 q/ F0 q 好像串扰没被分析一样?: ?8 P9 }" i2 z. b1 K) Z6 V) O: G% ~
图四:当把Protel做的PCB导入Hyperlynx时:- R9 b5 F2 V" B' }% ~+ ?
弹出warning:说没有Plane layer,让在Stackup中设置一个Plane layer,那这个层随便设置吗? |
|