|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录
! B. W Y2 x3 b* n第1章 概述' q" j: M- W$ I2 L; T( k+ z1 g
1.1 EDA技术的发展
% l9 R2 B }6 i6 T% U: }1.2 硬件描述语言3 J! O. z/ f) `) h
1.3 可编程逻辑器件与专用集成电路& R' n0 Y. C. ?- { h$ t2 ?' R
1.4 数字系统设计方法3 \6 _, x% f2 N
1.5 EDA设计工具的选择+ y9 d. U% b* X" y) Z, P
思考题和习题一# o8 t9 {$ J6 J$ W" b5 M8 K, |
第2章 Verilog HDL基础, C5 F, }3 k8 `; i
2.1 Verilog HDL的基本语法规则
) V0 o' E' Q" {3 q' O8 N' T- f& d3 M3 p* [2.2 Verilog HDL运算符
2 u) q i3 ~( m1 p2 a( r: k. l1 z2.3 Verilog HDL程序的基本结构/ h2 v2 Q8 _/ _, A$ t5 u' t
2.4 逻辑功能的仿真与测试5 W5 e. g ~4 g5 s3 j9 @& B
思考题和习题二
! C8 e( J0 d" l- a% L9 K9 ~第3章 Verilog HDL常甩建模方式) ?% t$ n0 y1 ~: F1 k
3.1 Verilog HDL结构级建模! _' O& J; E5 e. L$ G
3.2 Verilog HDL数据流建模
e9 x2 i* O/ f# I1 v% R2 u3.3 Verilog HDL行为级建模9 x* u% k# e! `& P! T( w o2 d1 x
3.4 Verilog HDL函数与任务的使用
. v) k/ }, u% \ u8 r思考题和习题三
( N/ ]7 c: X- ~第4章 有限状态机设计
; v3 b: g a# ~& `- L1 S4.1 状态机的基本概念+ J+ f c# H4 R" f- M) `6 @
4.2 基于Verilog HDL的状态机描述方法
& b0 n3 D: K# S# C; c4.3 状态机设计中的关键技术' H1 X9 s6 a2 Z( `) g
4.4 状态机设计举例
, l* c: x6 \& c: U# d5 ~第5章 Altera公司的cpld/FPGA
) V# B) D) `1 W/ K; x第6章 Altera FPGA器件的配置7 M( G9 v1 A8 g9 O, N9 n7 `
第7章 Quartus Ⅱ6.0软件的使用" q4 `) T V: R$ p1 I
第8章 数字电路与系统的设计实例
- b: B, ~ e' Q% D: Y3 c, S/ F第9章 异步串口通信及UART实现
. P' }# n* [4 I1 q# T; u& [第10章 数字电路与数字系统实验
: m- ~0 C1 a0 |# A! e附录A Verilog HDL关键字0 O" w3 f; g$ `% t. p
附录B 常用EDA软件使用指南* J3 t! v7 l. W1 F# J7 E6 Y: m# o
附录C Altera DE2开发板的使用说明
2 f$ h5 J4 i7 y% K ~& C |
|