找回密码
 注册
关于网站域名变更的通知
查看: 3707|回复: 9
打印 上一主题 下一主题

[仿真讨论] 关于Hspice模型转IBIS模型

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-11-4 18:28 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我在做IC的IBIS model,目前手里只有一些IP的Hspice和Spice模型,在此想请教各位高手:1. 如何将这些IP的Hspice和Spice转换为IBIS?
& k1 v/ J6 x9 \8 K) F% Y; {, U' F+ u' A- `
2. 我想将各个IP和GPIO的Hspice和Spice转换为IBIS,再根据这些模块的IBIS手工编写一个整个IC的IBIS,此思路是否正确?
) l# }1 J; p. K% b, [( z) ]恳请大家赐教,非常感谢!$ d, r* a# ~7 N% W
  • TA的每日心情
    开心
    2025-11-21 15:12
  • 签到天数: 126 天

    [LV.7]常住居民III

    9#
    发表于 2016-7-25 15:51 | 只看该作者
    太厉害了,我都还看不明白

    该用户从未签到

    8#
     楼主| 发表于 2015-11-8 22:20 | 只看该作者
    qingdalj 发表于 2015-11-7 16:491 _/ E9 P: x# ^" W' Y7 `
    1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多 ...
    ; u6 k3 e1 }& ~* k
    谢谢指导,我先用T2B转换模型,再进行整合。感谢您的帮助!
      S. t: V1 ], D& K1 [9 K, E+ n

    该用户从未签到

    7#
    发表于 2015-11-7 16:49 | 只看该作者
    nishiyufrank 发表于 2015-11-5 22:11
    0 n$ k6 G% s' M+ @感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spic ...

    ; W4 M* g+ E1 U7 ]/ K4 ^2 v) @1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多错误的;思路可以。
    ( C* M" D8 j3 D" C" {5 a1 {2.DDR速率不高,我说的是那种高速串行信号$ r: e3 K. t( z4 P8 F
    3.最好不要相加,把管脚的RLC写入IBIS就行,其他的可以转换的时候就带着;这里的RLC应该是串联的关系,相加的话带宽都不一样,影响还是比较大的。/ i! ~  d& Y5 H+ k4 Q$ Z

    点评

    谢谢指导,我先用T2B转换模型,再进行整合。感谢您的帮助!  详情 回复 发表于 2015-11-8 22:20

    该用户从未签到

    6#
     楼主| 发表于 2015-11-5 22:14 | 只看该作者
    Head4psi 发表于 2015-11-5 17:08
    2 p( u5 S. E% i% ]兩種 tool 給你參考:  B! S9 v" D6 y
    1. cadence / ASI 的Tool 名稱叫 : T2B
    $ c9 k- Y/ F6 ]$ B2. IO methodology 的Tool 名稱叫 : SIMDE
    ! T5 G& r0 T! d& [. m$ p
    谢谢指教,我用T2B试试看,非常感谢指导!
    , H, ?8 R4 ?; A. G! k0 V' N8 T

    该用户从未签到

    5#
     楼主| 发表于 2015-11-5 22:11 | 只看该作者
    qingdalj 发表于 2015-11-5 17:04# o2 m) x2 c. t: P9 _* E
    第一个问题太大了,我回答第二个:芯片的IBIS模型本来就是由好多子模型构成的,所以你可以把各种电平格式的 ...
    & z+ p# V$ C! l# T
    感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spice model,只有各个IP的Hspice和Spice。我目前刚刚拿到DDR IP的CMD和DQ两个Hspice model,看了模型里面的描述不是很明白,也和IBIS model里面的语法和内容对不上,现在打算将Hspice转换成IBIS model,再通过手工的形式嵌入到SoC的IBIS model里面。如果成功,再将其他GPIO和IP的Spice model依照此方法进行转换。请问这是否可行?+ [) x3 s* a$ N5 z
    2. 速率最高的应该是DDR了,其余的还有射频部分,但是我想先仿真DDR,USB,MIPI部分的SI和整板的PI,然后再用示波器去实测,进行对比来检查模型精度。
    ( n& h5 U& M0 h3. 关于封装,已经和同事确认:我们可以从封装厂拿到各个管脚(BGA Ball)的RLC值,请问这个RLC值是否需要和IP Spice里面的RLC值相加后,再填入SoC的IBIS model里面?% {; ?( r) Q& u0 N

    ) p) B( p7 ^; ^& H+ W恳请版主帮忙检查以上思路和方法是否正确,是否还有更好的方法和思路,谢谢赐教!: }0 R- x4 t4 c* l  Z

    点评

    1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多错误的;思路可以。 2.DDR速率不高,我说的是那种高速串行信号 3.最好不要相加,把管脚的RLC写入IBIS就行,  详情 回复 发表于 2015-11-7 16:49

    该用户从未签到

    4#
    发表于 2015-11-5 17:08 | 只看该作者
    兩種 tool 給你參考:' d# r# c/ t. G  I* U+ |8 T
    1. cadence / ASI 的Tool 名稱叫 : T2B0 x4 @- ?) |2 ]  l; a
    2. IO methodology 的Tool 名稱叫 : SIMDE

    点评

    谢谢指教,我用T2B试试看,非常感谢指导!  详情 回复 发表于 2015-11-5 22:14

    该用户从未签到

    3#
    发表于 2015-11-5 17:04 | 只看该作者
    第一个问题太大了,我回答第二个:芯片的IBIS模型本来就是由好多子模型构成的,所以你可以把各种电平格式的模型放在一起;速率很高的信号,实现起来有点困难

    点评

    感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spice model,只有各个IP的Hspice和Spice。我目前刚刚拿到DDR IP的CMD和DQ两个Hspice model,看了模型里面的描述  详情 回复 发表于 2015-11-5 22:11

    该用户从未签到

    2#
     楼主| 发表于 2015-11-5 14:48 | 只看该作者
    请大家多指教!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:18 , Processed in 0.140625 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表