找回密码
 注册
关于网站域名变更的通知
查看: 3460|回复: 14
打印 上一主题 下一主题

疑惑:USB阻抗匹配问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-7-3 10:57 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1、USB协议要求数据线的差分阻抗要满足90Ω,想问下这是指工作时候的交流阻抗还是直流阻抗?
% L% C( J/ d+ \, P' t. [9 J2、目前项目中为了抗干扰,在USB数据线上各串了一个磁珠,磁珠在12MHz时候的交流阻抗大概为30Ω,如果交流阻抗要求90Ω,那么我的差分走线阻抗只要满足60Ω即可?$ i  |4 [* z; C% Q5 B0 A/ l2 }. i
3、看到其他产品在USB源端数据线上各串联了47Ω的电阻,这是为了阻抗匹配吧?那么USB工作时是交流信号,而电阻的交流阻抗是0,那么有作用吗?
6 S  [, w0 o( H0 U: D还请各位大侠帮忙解答上面的疑惑,谢谢!* o+ Q1 q. Y2 [8 c, f3 b; Y

该用户从未签到

13#
发表于 2015-7-3 16:38 | 只看该作者
坐等 各路大师 继续跟进啊,贴文章 文档,
" a& v. y4 k' u( _. m2 j' E" k都行

该用户从未签到

12#
发表于 2015-7-3 16:38 | 只看该作者
fallen 发表于 2015-7-3 13:45
  N! z8 u1 I  b8 u( [; j跟ODT有关系。" g4 E; W7 K- e* i" C2 K. {( ~+ Q
其他的你问问大师吧,

9 C2 Y0 O" g5 T( M4 w3 w, [, o谢谢!!!哈哈,最近几个月 看了很多书,但是,' A: \6 N1 J6 v  E7 U
有些东西知道好像是那么一回事,但是又不是很确信
. x% Z4 H; ]) Z4 I6 E7 Z所以需要大师 给出确切的答复
0 F* i9 X: @9 A6 @

该用户从未签到

11#
发表于 2015-7-3 13:45 | 只看该作者
Log07071222 发表于 2015-7-3 11:23
. s& L0 H0 A9 K1 O. c然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,
% H% z1 h* G0 w  ^常见的就是源端50R串联匹配,消除二次 ...
& l4 B. f1 b+ h2 X
跟ODT有关系。( ^. T* e2 U8 Y3 G
其他的你问问大师吧,# D1 C# ~9 {4 Z/ w% l

该用户从未签到

10#
发表于 2015-7-3 13:38 | 只看该作者
Log07071222 发表于 2015-7-3 11:16
* v9 }% D: d4 g3 b! o我也想顺便请教下版主,这90欧的阻抗匹配;是只需要PCB设计的时候走线的阻抗匹配(通过SI9000计算所得,然 ...
2 _3 o' y+ j4 N  r# P' m
保证走线90欧阻抗匹配。; b6 H, e1 l& O1 G2 F
0R只是起到部分的作用,比如不可避免的要打过孔,以及走线的阻抗不连续。/ U* u# z+ u' Z0 [. v# q9 o

该用户从未签到

9#
发表于 2015-7-3 13:36 | 只看该作者
xingnuolgsx 发表于 2015-7-3 11:157 h3 r0 s/ s% y; p! `- c
目前项目发现USB数据线上加上磁珠后,抗干扰性的确变好了,但USB的兼容性又变差了,会出现个别USB读 ...

- q: [! y1 V' @3 ^/ q+ G没什么好的建议,你可以不用磁珠改用共模电感试试,使用磁珠的见的少。

该用户从未签到

8#
发表于 2015-7-3 12:39 | 只看该作者
Log07071222 发表于 2015-7-3 11:23) }; f9 w; g9 ]' m* i+ V
然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,/ h2 u9 r1 R: _; y# b+ ?2 i( {4 k' r
常见的就是源端50R串联匹配,消除二次 ...
, x3 u. k# E  `% X4 T7 y3 g. q% g
是与ODT有关系。

该用户从未签到

7#
发表于 2015-7-3 12:35 | 只看该作者
建议楼主赶紧找本信号完整性的书集看看,好多问题

该用户从未签到

6#
发表于 2015-7-3 11:26 | 只看该作者
还有 就是告诉设计时的过孔 设计原则,如果选择合适的过孔,还有如何换层!!
1 u$ M, T/ }0 \3 G$ R+ e, ~上面 写错了事是 特征阻抗 不是电阻!!!还有铺铜时的网格密度选择!

该用户从未签到

5#
发表于 2015-7-3 11:23 | 只看该作者
fallen 发表于 2015-7-3 11:03
+ Z1 Y! [+ J8 q% |- h! E1 那个是特征阻抗,不是交流和直流阻抗7 r- I" R1 x3 q5 p4 [/ T
2 差分线依然需要满足90欧
% Q: D9 n$ _) o6 n7 _1 q$ O$ n, S6 s3 串接47R的,是USB1.0和US1.1,因为这 ...

" @% b" X. y0 ~3 x8 d然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,* `4 |; N" q+ |9 w
常见的就是源端50R串联匹配,消除二次反射;一种就是负载端
- }# {$ U; m6 [8 [! K戴维南并联匹配,消除一次反射;但是看了许多的实际电路设计时,
4 p; `' L# a2 y  P7 Y; W- J; O很多使用的都是直连的;然后和通过控制走线的特征电阻
) ^0 q! o( J( J' W! s单端使用50R,差分使用90R;这是为什么呢!!是否跟ODT设置有关,% _( W$ s: k; m  r5 m! ^9 E
然后时钟线和 地址线、数据线走线的长度 ,相互之间有什么关系,. r6 O3 ?' T% H1 Z; D
比如,时钟线略长与数据线。 还有一个蛇形走线的时候,
4 W' y8 J# {0 ~, n有没有一定的规则,比如绕几圈,多大的弧度,怎么绕;. r/ t" ~1 w8 k* W4 ]6 m
问题有点多,还请不不吝赐教啊!!! 也希望其他各位大神 指点迷津!
& M; N$ z5 ^* |4 Z2 O7 ~- f( a2 y

点评

跟ODT有关系。 其他的你问问大师吧,  详情 回复 发表于 2015-7-3 13:45
是与ODT有关系。  详情 回复 发表于 2015-7-3 12:39

该用户从未签到

4#
发表于 2015-7-3 11:16 | 只看该作者
我也想顺便请教下版主,这90欧的阻抗匹配;是只需要PCB设计的时候走线的阻抗匹配(通过SI9000计算所得,然后交于板场处理);然后不需要端接电阻(100R)或者值端接你所说的0R电阻吸收阻抗不连续的反射。还是说既要保证差分走线的特征电阻,还必要端接100R(90R)的电阻!!

点评

保证走线90欧阻抗匹配。 0R只是起到部分的作用,比如不可避免的要打过孔,以及走线的阻抗不连续。  详情 回复 发表于 2015-7-3 13:38

该用户从未签到

3#
 楼主| 发表于 2015-7-3 11:15 | 只看该作者
fallen 发表于 2015-7-3 11:03# ]. y: R% [- y% ]) _/ m
1 那个是特征阻抗,不是交流和直流阻抗( q. @/ Z! u# ~
2 差分线依然需要满足90欧1 I$ ]7 e9 T2 R9 C
3 串接47R的,是USB1.0和US1.1,因为这 ...
7 V4 ~( f# R. S; F  a! f
     目前项目发现USB数据线上加上磁珠后,抗干扰性的确变好了,但USB的兼容性又变差了,会出现个别USB读取有问题。现在怀疑是磁珠在12MHz工作时候的存在交流阻抗导致的。关于这个问题版主有什么好的建议吗?应该从什么方面着手改善呢?7 X# Y; P3 _4 L0 ~

点评

没什么好的建议,你可以不用磁珠改用共模电感试试,使用磁珠的见的少。  详情 回复 发表于 2015-7-3 13:36

该用户从未签到

2#
发表于 2015-7-3 11:03 | 只看该作者
1 那个是特征阻抗,不是交流和直流阻抗
; G2 ]" ?) n; W3 L1 x2 差分线依然需要满足90欧; A7 J7 T8 ~" ^9 O+ J
3 串接47R的,是USB1.0和US1.1,因为这些都是电压模式的。USB2.0以上的都是电流模式,串接的电阻必须很小,基本上都是用0R(用来吸收阻抗不连续的反射)

点评

目前项目发现USB数据线上加上磁珠后,抗干扰性的确变好了,但USB的兼容性又变差了,会出现个别USB读取有问题。现在怀疑是磁珠在12MHz工作时候的存在交流阻抗导致的。关于这个问题版主有什么好的建议吗?应该从  详情 回复 发表于 2015-7-3 11:15
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-14 00:41 , Processed in 0.140625 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表