找回密码
 注册
关于网站域名变更的通知
查看: 6212|回复: 16
打印 上一主题 下一主题

NAND NC引脚作用

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-3-18 21:03 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如图1所示,nc 引脚可接可不接,百度说是预留的作用。- Z& \! s' Z% X
那么请问,预留了做什么?扩容量么?! _* x/ S3 ]; y3 v( Q, j; x4 w

flash.png (64.68 KB, 下载次数: 12)

图1

图1

该用户从未签到

12#
发表于 2015-3-23 08:29 | 只看该作者
indenpendence 发表于 2015-3-19 12:00
4 L! o/ U4 `; w7 A顺便也讨论下emmc,现在用的比较多啊,也是有很多NC引脚的...
0 E" ]+ G- x0 c# k2 t

: v$ N# t4 t+ \+ G2 E

153 Ball eMMC Flash.jpg (313.95 KB, 下载次数: 13)

153 Ball eMMC Flash.jpg

169 Ball eMMC Flash.jpg (327.79 KB, 下载次数: 14)

169 Ball eMMC Flash.jpg

该用户从未签到

11#
发表于 2015-3-21 23:19 | 只看该作者
liaotingkang1 发表于 2015-3-21 10:27
; Q6 x  i3 e8 C9 `  V8xNAND使用CE1 可以不接了,
8 K) j) ]/ {- `3 M; `
0 w) n0 g) U: ]# K7 {

. k, K; s! q0 Q, K+ \9 D+ j! f8 m1 }) {

2CE NAND Flash Memory.jpg (76.48 KB, 下载次数: 12)

2CE NAND Flash Memory.jpg

点评

支持!: 5.0
支持!: 5
使用2个CE能支持16G的NAND  发表于 2015-3-22 15:20

该用户从未签到

10#
发表于 2015-3-21 10:27 | 只看该作者
超級狗 发表于 2015-3-20 13:40. Z8 }, C+ ?8 o
一般 IC 上不使用的管腳定義有幾種︰
2 A6 D! x% x$ O# y, l  b. [4 p
8xNAND使用CE1 可以不接了," q& a6 ^# ^. G0 _* }- y8 S

8xNAND使用.png (91.93 KB, 下载次数: 19)

8xNAND使用,CEl1可以不接啦

8xNAND使用,CEl1可以不接啦

该用户从未签到

9#
发表于 2015-3-20 18:29 | 只看该作者
超級狗 发表于 2015-3-20 13:40
  V$ z% g/ Y' _% i( G0 M一般 IC 上不使用的管腳定義有幾種︰

. P* [$ j5 |( q; q. {曾經有一群人,擅自作主將DNUDo Not Use)接到GND,要加強 BGA 和 PCB 之間落下拉力,結果死板成堆。! I- d+ _1 m8 l7 o6 p* }

点评

支持!: 5.0
我就知道是那條爛狗!@_@  发表于 2015-3-21 23:01
支持!: 5
阿吉???  发表于 2015-3-20 21:56

该用户从未签到

8#
发表于 2015-3-20 13:40 | 只看该作者
fangxiaoyan 发表于 2015-3-19 10:03
5 ~0 i: ?4 X% S9 p楼主,这样理解对么?1.一个nand里有2个die,如图2所示,这种nand进行多片同时编程(Simultaneously Program  ...

3 m3 v/ U& N/ G3 ?. B' x6 M; q一般 IC 上不使用的管腳定義有幾種︰
6 X7 Q# ^: n# Y: Q. g  J' q, B; m9 c8 e2 [3 n7 H- W
  • NCNo Connection or Not Connected
    ; M1 g8 |; r6 M1 N/ `8 `* @管脚沒接到內部芯片,這種管脚通常接不接信號都無所謂。
  • RFU (Reserved  for Future Use)
    % \. V$ A1 s# r$ C3 j# X7 h4 z目前管脚未使用,但未來功能擴充時可能會用到,建議不要使用以保持彈性。這種管脚通常接不接信號也無所謂!
  • DNUDo Not Use3 g; v* k3 I& V+ A9 T
    管脚對使用者來說可能用不到,但芯片廠或設計者用得到,例如生產測試或偵錯模式。這種管脚通常禁止接任何東西,接了可能會死人。/ {4 Q3 P& U9 V8 }

- R6 e# E. m3 Y0 h* ]( q' v0 S8 l7 ~7 D! f3 ?

点评

支持!: 5.0
支持!: 5
光X團隊就有人就這樣做..... 結果是一堆的杯具。  发表于 2015-3-21 12:47
8xNAND使用CE1 可以不接了,  详情 回复 发表于 2015-3-21 10:27
曾經有一群人,擅自作主將DNU(Do Not Use)接到GND,要加強 BGA 和 PCB 之間落下拉力,結果死板成堆。  详情 回复 发表于 2015-3-20 18:29

该用户从未签到

7#
发表于 2015-3-20 10:24 | 只看该作者
fangxiaoyan 发表于 2015-3-19 10:03$ @9 i1 G( y1 k7 y8 h
楼主,这样理解对么?1.一个nand里有2个die,如图2所示,这种nand进行多片同时编程(Simultaneously Program  ...

9 ~2 h8 Z) \# x: O6 O1 o, \是問我嗎?發帖人才叫樓主吧?: e4 R3 |2 q! \1 P0 X
$ p2 s' q7 O1 S
/ x; J; Y' G: N/ b- q% k" L& U( C4 k

4 V1 n& N$ P1 @! e- c0 X6 ?4 x, g( [
  • NC 對芯片就是空接的意思,你接不接訊號大多沒有影響。
  • 兩個芯片堆疊Stack)的封裝,最主要是早期製程還不是那麼先進,大芯片良率不佳的狀況下,又想增加如容量的作法。例如,如果現在製程最大只能做到 2GB 的容量,有人想要用 4GB 但又沒有空間放兩顆封裝的狀況下,堆疊芯片Stack Die)就是一個不錯的選擇。
  • 雙平面2 Plane)和堆疊芯片Stack Die)的概念類似,唯一的差別是堆疊芯片Stack Die)是多顆芯片組合而成的。雙平面2 Plane)是一顆芯片,半導體設計時把內部分割成兩個區域,猶如兩顆芯片在其中。
  • NC 管腳的位置據我所知,每家閃存芯片廠大致相同,但並沒有強制的標準或規定。不同供應商間,可能還是有少數幾個管腳的差異,設計上若是要多家供應商兼容,各供應商的管腳定義還是要仔細核對一下。. G$ x5 _7 o) C# P: X. [

" }) D7 t7 f' Y8 Z" i  b1 r( p5 ?

该用户从未签到

6#
发表于 2015-3-19 20:21 | 只看该作者
你用的是一个die的,所以有很多NC引脚,同样有兼容的两个die的,楼主用的Nandflash小心停产,

该用户从未签到

5#
发表于 2015-3-19 12:00 | 只看该作者
超級狗 发表于 2015-3-18 23:05
  • 有的 NAND 閃存是兩個芯片疊起來的封裝,會多出一組 CE 和 R/B 管腳。
  • 三爽(Samsung)曾經出過 1 ...
  • 1 h$ Y' O/ T. O$ u& f; W
    顺便也讨论下emmc,现在用的比较多啊,也是有很多NC引脚的...- z) x* l$ {' ~, @8 O6 P. f

    该用户从未签到

    4#
     楼主| 发表于 2015-3-19 10:03 | 只看该作者
    超級狗 发表于 2015-3-18 23:05
  • 有的 NAND 閃存是兩個芯片疊起來的封裝,會多出一組 CE 和 R/B 管腳。
  • 三爽(Samsung)曾經出過 1 ...
  • ; f! W, [0 a" Q$ e- t
    楼主,这样理解对么?1.一个nand里有2个die,如图2所示,这种nand进行多片同时编程(Simultaneously Program Multi Plane),加快读写速度。
    4 |. t# u* u8 \4 \* `0 k4 b 所以对容量没有影响。多出的CE/RB上拉到3.3V是为了兼容nand.2 y) O2 Y  |& H0 |* u/ d9 s
    . K1 m$ }. C8 G$ k( Z& z) Q
    2.规格书上会推荐NC引脚处理,如图3,所以接电源/地都可以抑制杂波。
    , s2 }$ D; s0 V! s$ x" o( e
    % p+ F$ A: l  [6 {# W. A, v. l" H7 u8 V+ e. V+ A
    3.NC说明如图4,它在内部没有连接,是不是意味着通过NC加控制信号(比如CE),不能起控制NAND的作用,7 P$ n$ N* U- [* j+ a* q- z
    所以NC的作用应该是第2个。
    0 S, {' k* `0 W9 B5 D

    2die.png (37.98 KB, 下载次数: 12)

    2

    2

    nc.png (88.01 KB, 下载次数: 11)

    3

    3

    NC说明.png (91.76 KB, 下载次数: 13)

    4

    4

    点评

    一般 IC 上不使用的管腳定義有幾種︰ [*]NC(No Connection or Not Connected) 管脚沒接到內部芯片,這種管脚通常接不接信號都無所謂。 [*]RFU (Reserved for Future Use) 目前管脚未使用,但未來功能擴充  详情 回复 发表于 2015-3-20 13:40
    是問我嗎?發帖人才叫樓主吧? [*]NC 對芯片就是空接的意思,你接不接訊號大多沒有影響。 [*]兩個芯片堆疊(Stack)的封裝,最主要是早期製程還不是那麼先進,大芯片良率不佳的狀況下,又想增加如容量的  详情 回复 发表于 2015-3-20 10:24

    该用户从未签到

    3#
    发表于 2015-3-18 23:05 | 只看该作者
    本帖最后由 超級狗 于 2015-3-18 23:15 编辑 + F  @* ~9 O6 W) S) [) ?" C! ]
    3 P) h$ k0 J4 u( X* Q6 l3 @9 a: W: k
    • 有的 NAND 閃存是兩個芯片疊起來的封裝,會多出一組 CER/B 管腳。
    • 三爽Samsung)曾經出過 16 bit I/O 的 NAND 閃存,容量是沒較大、但匯流排Data Bus)變大;資料(Data)吞吐量變大、讀寫速度跟著變快。不過 16 bit I/O 的 NAND 閃存後來並沒有流行起來,因為 NAND 閃存速度,最主要並不是卡在資料進出的時間,而是卡在閃存內部寫入Write)和抹除Erase)的時間。2 Plane 架構的 NAND 閃存,能讓內部的兩個區塊交替Interleave)作業,不用增加管腳也能加快速度。
    • MLCTLC 有時候需要較多的接地管腳,以減低工作時產生的雜訊,避免干擾Disturb)造成內部資料錯誤*  b( h. i# D& {5 X

    5 J% O" {! `3 o! T, D' M綜合上述諸多因素,NC Pin 就一大堆了。
    . A7 G4 t/ h0 {* A& H' ?  U. Q7 {0 x; B, z# w6 b
    8 G& z2 k; K* Z3 M. C0 \  S# F4 f7 i
    ) |5 J8 n6 @- J0 `/ q+ {* w, D/ w

    x16 NAND Flash Memory.jpg (120.03 KB, 下载次数: 13)

    x16 NAND Flash Memory.jpg

    点评

    支持!: 5.0
    顺便也讨论下emmc,现在用的比较多啊,也是有很多NC引脚的...  详情 回复 发表于 2015-3-19 12:00
    楼主,这样理解对么?1.一个nand里有2个die,如图2所示,这种nand进行多片同时编程(Simultaneously Program Multi Plane),加快读写速度。 所以对容量没有影响。多出的CE/RB上拉到3.3V是为了兼容nand. 2.规格书上  详情 回复 发表于 2015-3-19 10:03
    支持!: 5
    学习了!  发表于 2015-3-18 23:17

    该用户从未签到

    2#
    发表于 2015-3-18 21:11 | 只看该作者
    我也纳闷,一般IC生产后,厂家会做更新?既然NC了干嘛不直接去掉这几个引脚
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 00:26 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表