找回密码
 注册
关于网站域名变更的通知
查看: 9400|回复: 21
打印 上一主题 下一主题

关于DDR信号辐射问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-5-23 23:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下各位,我在做机器的EMI辐射实验时发现频点在DDR1时钟频率(133MHz)和它的倍频上老是超标,很难压下去。! w% c# W! m9 Z
我看我师父的DDR1供电和参考电压引脚周围都放的是几个100n的贴片电容,稍远一点就是220微法的铝电解电容(看其他的参考设计也是这样)。请问高手是不是DDR附近一定只能放100n的电容(上面的设计是否有问题),还有就是是否有降低辐射的好办法。我是新手,问题有点低级,麻烦各位了

该用户从未签到

推荐
发表于 2015-1-20 10:00 | 只看该作者
我这里从SI/PI的角度分析下这个问题:
2 c2 j+ w  D5 X7 K1 H* h. F$ U133MHz刚好是时钟信号的频率,产生EMI的根源很可能是时钟信号,也可能是数据信号和地址信号$ a0 u  q4 T1 e* L- X/ m
因为数据信号的频率是266MHz,地址是133MHz;/ H) m& D9 ^* E5 D' ]% X. F
产生原因可能有:
3 G; |4 ^6 o# ^
3 N# J: a+ p) S  I3 X& G2 \) B1.CPU的驱动能力过强,负载较轻导致信号过冲过大,高频分量增加,导致EMI;如很多芯片有不同驱动强度,这个2 B3 Q( e$ l2 H! f$ `5 X
和负载大小,走线长度相关;6 ~# K6 S8 n/ g) o5 h& ^% R' S# L. c

/ {  Q4 q+ R% h& _/ Ddq_full             Full-Strength IO Driver
4 {  L1 H+ r4 z3 E! V) xdq_half             54% Reduced Drive Strength IO Driver- s" {! ]3 ~( j; b' u0 C9 I: g
! o+ B6 D2 \* `3 r' b: Y* E
2.整个链路的阻抗不匹配,如CPU的输出阻抗,PCB走线阻抗,DDR的输入阻抗,不一致,导致反射大,导致EMI;DDR的数据线上需要串接电阻进行端接;地址和时钟信号
& ^) O! R: d" ^4 R! f如果存在多负载也需要端接;
7 L8 p* O( L( i8 K
0 c* A- S0 v0 \$ r% G, x  k3.DDR的电源完整性,如去耦不足,电源噪声大,影响信号质量;0 A! x" h) ]: N: {0 J: Y$ s
# _' X3 a3 R1 `
4.SSN,DDR的信号I/O同时翻转导致,信号之间的串扰也会导致EMI;; ?5 ?# y, J* i9 x0 |" [# a

# y8 b* G( ]2 H. V2 C0 w( V解决以上问题最好方法是通过仿真和测试配合调试。

该用户从未签到

推荐
发表于 2015-1-25 23:22 | 只看该作者
专业分析,受益匪浅

该用户从未签到

2#
发表于 2010-5-24 18:00 | 只看该作者
本帖最后由 xyy_zhong 于 2010-5-24 18:05 编辑
8 H0 Q: K# c+ e9 s+ C0 n  ~- p" m- P$ b2 {3 t
你把测试报告贴出来呀:超了多少个dB?(把频谱图贴出来吧)
9 H$ @) k" g# \还有就是把DDR这块PCB也贴出来!(几层板?把DDR这快内层分割也贴出来;还有把线款线距也说说.尽量说详细点吧)
9 T# C' o/ g4 N5 S7 v7 w) y2 O你这样问那些大牛们怎么给你回答呀

该用户从未签到

3#
 楼主| 发表于 2010-5-24 18:54 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-24 19:05 编辑
7 i  Z5 Y& {) C" F! x8 T# I8 k" e
1 v! ]/ j3 p6 q 回复 2# xyy_zhong 3 h1 V. j6 j$ D4 ]4 {: y
这是DDR的整体局,加亮的是2.5v供电,这个板子是两层板,其中靠近DDR的两个电解电容为10微法、100微法

该用户从未签到

4#
 楼主| 发表于 2010-5-24 19:03 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-24 19:08 编辑 5 L/ D/ [* N, [$ Z

' f( N5 p1 P$ K, J4 F+ T回复 2# xyy_zhong
0 {+ B- C3 G& p6 \  L0 d
# S* F3 ~" _/ V% P8 A
+ V9 M9 v7 P/ _; r+ f/ O& {    其中BD5,BD8是121的磁珠,线宽为0.2mm,; W: V) Q0 }7 b* ^2 @7 y
线距在0.15mm左右,做测试时133MH超了4个dB,666MHz超了1个dB,其他频点都很好

DDR1.jpg (83.53 KB, 下载次数: 15)

这是供电部分的电路

这是供电部分的电路

该用户从未签到

5#
发表于 2010-5-25 10:18 | 只看该作者
楼主这板画的还挺漂亮的耶!
# |  Q/ g( F2 t% V个人看法仅供参考:
" [; D! W8 @  s) v' D' U( h1 S% G1、你的时钟是单端的还是差分的呀,信号波形如何.你的2.5V电源需要加粗,DDR芯片引脚加强滤波.
3 d0 F7 Z3 X, A# g* d2 s' @2、你的DDR地层是不是走了线了,你可以用0欧姆把DDR下面断了的地连接起.) W& z. m' {4 x& C
3、你们有没的频谱分析仪器,你可以用电场探头和线圈找找源头.是信号线还是时钟引起的,是DDR这块还是CPU引起的.

该用户从未签到

6#
发表于 2010-5-26 11:33 | 只看该作者
在这里的电容主要是做电源去耦的, \2 S- o: l0 o, ~$ w
从电源完整性的角度去看是要通过计算和仿真来得到结果,对于相对简单的应用(你们的板都布成2层了....)参考DDR设计建议里面的电容值进行原理图设计就可以了。电容要尽量靠近IC管脚摆放,小电容受到其去耦半径的制约要最近摆放,然后是大电容,电解电容一般具有较大的容量即ESR、ESL可以不用离很近。连接小电容到IC管脚的布线要尽量的短和粗~。简单的讲,小电容针对高频,大电容针对低频。; P* P: e/ z( o. L' N% Y- O7 p
对于你的板子,我觉得可以( ]7 {' v. Y7 @  F1 \
1 适当加宽电源走线的宽度(空间还是有的),如果对IC送电网络的布线很长的话建议每800~1000mil就对电源网络加小电容对地(4.7nf经验值),过长的电源走线是很好的辐射天线。
" V3 x! B! j' a! x2 注意下时钟线的布线,把它和其他信号线的间隔加大些能减少串扰,时钟信号千万不能跨分割布线9 y# [% B2 c9 p, i6 E$ F! p7 U$ o
3 图不完整,注意检查下数据线是也出现下方地平面不完整的情况7 {6 R- Y# e/ g' e# ?
4 有一点我看不太明白,你们地址线上串的电容应该是靠近源端的,咋会和DDR离这么近,一般的33R(or22R)是针对 50ohm特征阻抗网络布线的匹配电阻,很显然你们这个双层板的阻抗要大的多,适当调整排阻位置并试试加大阻值,低成本板一般都不做阻抗控制的,有些端接就要靠试验了,这点对波形肯定有帮助,但对EMI影响估计不明显
5 g( o* c  M2 H5 你这4dB是CLASS A?估计有点难度 板子要好好优化 --高速线号换层 电源和地网络--

该用户从未签到

7#
发表于 2010-5-26 12:09 | 只看该作者
1. 100nF 是一般值,可以調變,但是要仿真輔助。2 @# O% r2 s/ \% L6 V/ r
2. 如圖下方的幾個去耦電容接的像是浮地,有灌孔到下面的參考層嗎?若無,則要補灌孔。  ]) c1 F2 ?; r( E6 r. ^
3. 兩層板而言,依你的線寬,特性阻抗可能都有一百多歐姆,時鐘線的串聯端接電阻可以適度加大到100歐姆左右。

该用户从未签到

8#
 楼主| 发表于 2010-5-26 22:37 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-26 22:41 编辑 + i4 [, \- E4 e3 ~* k

& w/ j+ [! `3 n* m回复 6# keysheha
8 p9 {, ?" }9 h, ]( Y! l' `
1 o. t  R5 g/ C5 ?
8 \  R- D! y$ X9 e" I  t    首先谢谢你的帮助。其实这个板子不是我的,是我师兄的。我是新来的员工,
. k- g. Q4 ~% |  f" ~( V: d所以做EMI这些跑腿的活都是由我来做。不过做EMI实验收获还是挺大的。2 I2 q% `/ {3 ]9 [% o
1,我看了数据线下面地平面确实有被割开。( u& q- r2 f% V3 D) N8 r4 D% c
2. 用软件计算了一下,信号线的特性阻抗差不多到140ohm了,应该会影响信号波形。你说端
  d% }. n2 S! f4 `    接电阻要尽量靠近源端,我看了靠近源端那边确实放不下了。(不过你说的经验确实很宝贵)$ ?0 y+ U% w  M9 R0 g9 g4 ~
3. 想问一下,好多地方说加宽电源走线的宽度,但我感觉走线只要能够达到电流容量了,为/ v: h6 z/ k, T) ]; W+ [
     什么还要加宽啊。

该用户从未签到

9#
 楼主| 发表于 2010-5-26 22:53 | 只看该作者
回复 7# honejing & t6 r3 M3 S4 D. k9 o
$ i' m9 e; c: @' D! \" U, s

+ M5 a! u' w$ v9 h$ G9 k    谢谢你的建议。这个板子DDR下面电容有过孔到地,只是只打了3个过孔,0 R, w! C! S- l
可能少了点。用软件计算了一下,信号线的特性阻抗差不多到140ohm了,/ Q$ ~/ t5 w* N' L/ K  V8 z- J
我试试用100ohm的端接电阻试试。另外我试了一下减小时钟差分电阻好像
0 G8 ?; d9 m) e. x5 a/ |3 t也有效果的。

该用户从未签到

10#
发表于 2010-5-27 15:33 | 只看该作者
回复 8# shqlcdd
8 B* r1 v( [% v5 ]! E% H
6 d7 p+ i$ Y  h6 c: d# v* I4 p  b( s
"3. 想问一下,好多地方说加宽电源走线的宽度,但我感觉走线只要能够达到电流容量了,为什么还要加宽啊。"
" B" E0 \" f3 ~# v5 S. F较宽的电源走线具有较低的等效电感,这样对于数字IC有较低的高频阻抗,提高电源完整性。, `. X; M7 o0 D9 D$ o' {
IC在低频情况下电流阻抗很小,但在高频下受到趋肤效应,以及高频本身特性就会导致阻抗过高。
) q  {; k, _2 x  N. J/ [
, ]' e$ a9 v; e4 _一旦IC内部电路有瞬态电流要求时,高阻抗不能很好满足其电源平稳特性,可能会带来功能甚至是性能的问题- i. z4 \# j9 A0 \4 C
所以对于高速电路的电源线路,都要加宽些。

该用户从未签到

11#
发表于 2010-7-4 23:48 | 只看该作者
学习了!

该用户从未签到

12#
发表于 2010-11-15 16:14 | 只看该作者
学习了~~

该用户从未签到

13#
发表于 2010-12-17 15:24 | 只看该作者
学习了~~
  • TA的每日心情
    擦汗
    2025-11-18 15:12
  • 签到天数: 823 天

    [LV.10]以坛为家III

    14#
    发表于 2010-12-19 15:13 | 只看该作者
    高手好多啊   学习了

    该用户从未签到

    15#
    发表于 2010-12-20 17:49 | 只看该作者
    下载来看看,谢谢楼主
    / Y/ u# b3 i" {# j
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 11:55 , Processed in 0.187500 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表