找回密码
 注册
关于网站域名变更的通知
查看: 1031|回复: 5
打印 上一主题 下一主题

能否提供Allegro元器件封装设计中关于各层边框的设计裕量?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-4-5 19:13 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RT,因为设计一个电路模块的封装,如果按照相关的裕量设计,可能会带来问题?如下图所示,一般来说,丝印层和边框尺寸一直,但是这样做,对于这个模块就会覆盖焊盘,所以我想问两个问题:1.这样做丝印层是否会带来问题?设计中能否灵活处理 2.是否有设计裕量的相关文档与标准?3Q

捕获.PNG (32.84 KB, 下载次数: 0)

捕获.PNG

该用户从未签到

2#
发表于 2013-4-5 20:21 | 只看该作者
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值

该用户从未签到

3#
 楼主| 发表于 2013-4-6 09:30 | 只看该作者
zn383462925 发表于 2013-4-5 20:21 ) Y" @- F' P0 o, L; ?! C% s
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值

% e8 C" k; [1 `# x2 o谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?

该用户从未签到

4#
发表于 2013-4-6 10:52 | 只看该作者
rainbowII 发表于 2013-4-6 09:30
! E* t5 v$ m/ V+ ~' O1 f谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?

+ d4 K  g; n' M* ]; Z: B# `可以啊,placebound和assemble两层只有设计人员才能看见,都可以按这个尺寸啊!因为器件的实际尺寸都会比图纸上标注的最大尺寸小

该用户从未签到

5#
发表于 2013-4-6 11:41 | 只看该作者
rainbowII 发表于 2013-4-6 09:30
6 H! E# p8 V1 {0 w! [* h谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?
7 Q+ }) W" e9 e. I0 y
个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上元件以后还能看到丝印标识,例如方向标识开口标识等。assembly_top,一般比实际的要小一些,至于小多少,自己决定就好。assembly_top,我一般用在画PCB板的时候用,因为丝印比较大,器件多的时候间距比较小看着烦,我就只显示Assembly层。不知道这些个人想法能不能给你提供帮助

该用户从未签到

6#
 楼主| 发表于 2013-4-6 16:16 | 只看该作者
xiaoyunvsmm 发表于 2013-4-6 11:41
+ k( F  Z8 ?/ g7 W个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上 ...
% c3 j  M( O: g, b+ y
谢谢,你的意思是说Assembly_top不出GEBER吧,理解了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 15:59 , Processed in 0.187500 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表