找回密码
 注册
关于网站域名变更的通知
查看: 3006|回复: 7
打印 上一主题 下一主题

PADS9.4.1如何实现DDR2串联匹配电阻也能实现等长设计??

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-7-20 22:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
据说pads9.4.1加入了最新的功能“Associated Nets”功能,可以实现allegro那样,可以跨越串联的元件计算走线长度。4 ~. X  D1 N' `$ u9 t- p

" i4 q% T# y2 X) e$ F这样,DDR上串联匹配电阻之后,同样可以让软件去实现等长计算,而不是靠自己去计算。, y, W& k) _  F8 v4 z- F5 b: E

2 ~! x: e0 S; p1 C7 @8 j; x看了半天“Associated Nets”的英文文档,没弄懂具体怎么去操作。9 G+ q7 m* K6 y/ m- g6 `

$ q5 }  M0 y) K$ A请教大虾们了.
3 r* t- X( }8 `- U: o# _' m& C4 S) _* s
{:soso_e100:}

该用户从未签到

2#
发表于 2012-7-21 11:34 | 只看该作者
把匹配电阻的RfDes头加进去,比方说R,加在最下面Resistor那里,然后再去Designrule那里设置等长数据就可以了

该用户从未签到

3#
发表于 2012-7-21 11:41 | 只看该作者
如图

ScreenShot019.jpg (29.34 KB, 下载次数: 8)

ScreenShot019.jpg

ScreenShot020.jpg (69.14 KB, 下载次数: 5)

ScreenShot020.jpg

该用户从未签到

4#
发表于 2012-7-23 17:19 | 只看该作者
不知使用排阻的也能实现吗

该用户从未签到

5#
 楼主| 发表于 2012-8-4 02:04 | 只看该作者
多谢回复!
* a6 M+ V- _$ N7 x" Q$ X, [6 \
! u% N' u/ y5 M如果使用排阻无法实现这个功能,那PADS这项改进没有太多意义。
& P3 G1 s9 c& m$ }( \- Q. d1 X$ D# J
现在的DDR几乎都是用排阻的,谁还用单个电阻啊。2 \$ x# |2 b7 p! n; w9 W

; K5 ^+ R3 ]3 V. [9 W/ }% h哎,PADS的功能改进,总是慢得像蜗牛一样!. y" P" `6 D: p" I  ^- ^, k
/ L1 G# x1 J) C& x( A
这几年来,几乎只看到他们修正BUG,看来,软件上的BUG已经够他们折腾几年的了。

该用户从未签到

6#
发表于 2012-9-25 10:35 | 只看该作者
正在找这方面的资料

该用户从未签到

7#
发表于 2012-11-12 16:02 | 只看该作者
好像不是吧,用排阻会影响DDR性能。建议一般都不用排阻的。
# N1 q  n4 r* A5 y

该用户从未签到

8#
发表于 2012-11-12 17:09 | 只看该作者
关于排阻的问题很好解决,直接用分散的电阻,并排布局,最后调整好后再换成排阻就是了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 00:47 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表