|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在完成MOS管芯片在制作之后,需要给MOS管芯片加上一个外壳,这就是MOS管封装。该封装外壳主要起着支撑、保护和冷却的作用,同时还可为芯片提供电气连接和隔离,从而将MOS管器件与其它元件构成完整的电路。
7 }# K& h! V' k. k& f! | D/ P' {! [
而不同的封装、不同的设计,MOS管的规格尺寸、各类电性参数等都会不一样,而它们在电路中所能起到的作用也会不一样;另外,封装还是电路设计中MOS管选择的重要参考。封装的重要性不言而喻,今天我们就来聊聊MOS管封装的那些事。
! \* S; q j' @# K4 g
& B* D% Y( D/ h$ p' y+ c
% H" _. K% h$ X% Z) |MOS管封装分类
* ^! {. P& ^4 Q3 ]1 l, [# I' ? L7 ]7 f7 p4 y
按照安装在PCB板上的方式来划分,MOS管封装主要有两大类:插入式(Through Hole)和表面贴装式(SuRFace Mount)。+ W$ s$ z6 [' ~3 e$ g
, e- n6 Y" ] a
插入式就是MOSFET的管脚穿过PCB板的安装孔并焊接在PCB板上。常见的插入式封装有:双列直插式封装(DIP)、晶体管外形封装(TO)、插针网格阵列封装(PGA)三种样式。
) m4 | f$ X) e! T* o' L! u
$ b1 S) U7 N d2 p: a+ T. b, k% }( R% a( s插入式封装1 H8 B4 D% R$ D; t/ s
. y. m$ Q! ~2 e5 w U8 e8 U$ X/ X表面贴裝则是MOSFET的管脚及散热法兰焊接在PCB板表面的焊盘上。典型表面贴装式封装有:晶体管外形(D-PAK)、小外形晶体管(SOT)、小外形封装(SOP)、方形扁平式封装(QFP)、塑封有引线芯片载体(PLCC)等。8 j1 i$ |. \! I* ~9 y
7 g* S% A) b& t
表面贴装式封装
) c: _& e1 F/ I a3 R" }6 X/ c: E) J8 g8 h: g3 i" ^
随着技术的发展,目前主板、显卡等的PCB板采用直插式封装方式的越来越少,更多地选用了表面贴装式封装方式。
& `! w8 ^/ ?' f8 ^* U' R( N. {# J/ Z) ~. I
1、双列直插式封装(DIP) c; [( G! Q' e4 k! j* u& e
3 K: h8 W4 B+ M% E' d
DIP封装有两排引脚,需要插入到具有DIP结构的芯片插座上,其派生方式为SDIP(Shrink DIP),即紧缩双入线封装,较DIP的针脚密度高6倍。
+ z& s/ k2 \0 A* ?" {, C
& [1 p: d( |3 X' U/ c6 XDIP封装结构形式有:多层陶瓷双列直插式DIP、单层陶瓷双列直插式DIP、引线框架式DIP(含玻璃陶瓷封接式、塑料包封结构式、陶瓷低熔玻璃封装式)等。DIP封装的特点是可以很方便地实现PCB板的穿孔焊接,和主板有很好的兼容性。4 O9 x6 L( ]& a U
5 w8 u# @! l! N" K+ @- K但由于其封装面积和厚度都比较大,而且引脚在插拔过程中很容易被损坏,可靠性较差;同时由于受工艺的影响,引脚一般都不超过100个,因此在电子产业高度集成化过程中,DIP封装逐渐退出了历史舞台。
* e( N, J5 J# C! K7 F- q. x% N- _. i) X8 @! b7 m
2、晶体管外形封装(TO)
' g6 a" r: }7 X- N) j/ T3 V0 n' L% x1 N
属于早期的封装规格,例如TO-3P、TO-247、TO-92、TO-92L、TO-220、TO-220F、TO-251等都是插入式封装设计。4 y% ]1 C }6 I; v6 R
8 O4 _ S2 {0 L7 d2 c9 FTO-3P/247:是中高压、大电流MOS管常用的封装形式,产品具有耐压高、抗击穿能力强等特点。, q3 D8 Y$ h+ O
3 J3 @9 Z' f( i# e4 [" U
TO-220/220F:TO-220F是全塑封装,装到散热器上时不必加绝缘垫;TO-220带金属片与中间脚相连,装散热器时要加绝缘垫。这两种封装样式的MOS管外观差不多,可以互换使用。+ n5 @: v6 \5 f# a
. V4 _9 d+ `+ eTO-251:该封装产品主要是为了降低成本和缩小产品体积,主要应用于中压大电流60A以下、高压7N以下环境中。
2 M7 p* s: J% ^% ~1 o' \4 _/ F
9 {3 ]7 d. q1 D, x; }7 o% WTO-92:该封装只有低压MOS管(电流10A以下、耐压值60V以下)和高压1N60/65在采用,目的是降低成本。: E: R4 B* |" A! N
& y5 k) O3 i3 Y8 |* u近年来,由于插入式封装工艺焊接成本高、散热性能也不如贴片式产品,使得表面贴装市场需求量不断增大,也使得TO封装发展到表面贴装式封装。TO-252(又称之为D-PAK)和TO-263(D2PAK)就是表面贴装封装。0 w% e" Z6 \) i0 p2 }! r
j/ v& [8 w! c* A4 W3 ?" HTO封装产品外观
7 {$ t2 E$ e6 V" Z7 [# e+ p& i& u$ t) l4 m2 N" {3 V# k9 p' {2 ]
TO252/D-PAK是一种塑封贴片封装,常用于功率晶体管、稳压芯片的封装,是目前主流封装之一。
" ?. i0 j, ]4 [; j+ ?& U
/ j! r$ ?1 r/ n3 y采用该封装方式的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。5 f6 D+ Q9 [* [
) v9 X, z' V7 B8 Y; \( h( g
其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热;所以PCB的D-PAK焊盘有三处,漏极(D)焊盘较大。其封装规范如下:2 |' C) s1 S/ L% j7 ?
& [& I; X/ E7 t4 J& c6 G7 T) S( v% v2 x4 F+ e4 f" }
0 Y4 a3 b! o- dTO-252/D-PAK封装尺寸规格2 T/ X) ?: V0 ~# h4 l9 Q- C6 ~
) _, B/ H2 R5 S& g; iTO-263是TO-220的一个变种,主要是为了提高生产效率和散热而设计,支持极高的电流和电压,在150A以下、30V以上的中压大电流MOS管中较为多见。
' ^+ L( d N' R6 d; f" q
, Z' B, h( c, l3 V除了D2PAK(TO-263AB)之外,还包括TO263-2、TO263-3、TO263-5、TO263-7等样式,与TO-263为从属关系,主要是引出脚数量和距离不同。
/ T) t( Z8 m# }2 Q& j7 |
6 ]6 a3 P% _6 O3 A
( E2 r: T% D% @ V" {8 }! }) j# M+ X+ H, R; e* R) J, ?
TO-263/D2PAK封装尺寸规格' f8 k) h8 c( r* q/ }9 } {
& O- g3 e8 ~- J& d3、插针网格阵列封装(PGA)% p1 v: I4 {* y3 W9 w+ b) s4 E
- T j2 X! _0 L+ w+ y
PGA(Pin Grid Array Package)芯片内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列,根据管脚数目的多少,可以围成2~5圈。安装时,将芯片插入专门的PGA插座即可,具有插拔方便且可靠性高的优势,能适应更高的频率。( F- ~6 l% `6 w4 q8 Z0 q u& o
L/ P; X9 K# M) Q% n3 W
PGA封装样式0 M: m) H/ M* p! @) ]8 _3 B
. u) S# d% B0 [( \7 b+ A
其芯片基板多数为陶瓷材质,也有部分采用特制的塑料树脂来做基板,在工艺上,引脚中心距通常为2.54mm,引脚数从64到447不等。
- T1 {4 ^ B2 o5 k0 S' \
4 P0 C, C* e! R3 P这种封装的特点是,封装面积(体积)越小,能够承受的功耗(性能)就越低,反之则越高。这种封装形式芯片在早期比较多见,且多用于CPU等大功耗产品的封装,如英特尔的80486、Pentium均采用此封装样式;不大为MOS管厂家所采纳。7 F; w$ ^' ]# c0 O4 w
b) T: ?6 Y' `& o6 c
4、小外形晶体管封装(SOT)- ^: `1 ? ^; K4 z; ^) C
0 w# G; ^' \' d
SOT(Small Out-Line Transistor)是贴片型小功率晶体管封装,主要有SOT23、SOT89、SOT143、SOT25(即SOT23-5)等,又衍生出SOT323、SOT363/SOT26(即SOT23-6)等类型,体积比TO封装小。
/ `' `0 Q, f# a) j) D7 K2 c1 j* X4 K) m
- S3 d5 H/ _8 I% NSOT封装类型; W* b) {% M6 O; G w. h
! B8 Z. e9 X/ P# |# @
SOT23是常用的三极管封装形式,有3条翼形引脚,分别为集电极、发射极和基极,分别列于元件长边两侧,其中,发射极和基极在同一侧,常见于小功率晶体管、场效应管和带电阻网络的复合晶体管,强度好,但可焊性差,外形如下图(a)所示。
+ }1 e3 b L1 d( y) [; r$ L( U* h) b
SOT89具有3条短引脚,分布在晶体管的一侧,另外一侧为金属散热片,与基极相连,以增加散热能力,常见于硅功率表面组装晶体管,适用于较高功率的场合,外形如下图(b)所示。. ]. Z+ {1 w4 ? x! e. r" o
d. x9 `/ S5 W$ D, o" w7 F6 x* ~5 }SOT143具有4条翼形短引脚,从两侧引出,引脚中宽度偏大的一端为集电极,这类封装常见于高频晶体管,外形如下图(c)所示。
/ {0 _0 p2 a% K- B8 k. N! X$ } H! N" ]5 ?7 l4 p1 q
SOT252属于大功率晶体管,3条引脚从一侧引出,中间一条引脚较短,为集电极,与另一端较大的引脚相连,该引脚为散热作用的铜片,外形如下图(d)所示。7 ?' Z1 u2 l' I+ y( t# s0 ^
( R7 Q$ t7 o' [, }7 d
常见SOT封装外形比较
. I3 \' V: a; t& \% }0 d9 H( h, t3 K7 t
主板上常用四端引脚的SOT-89 MOSFET。其规格尺寸如下:
; \( d, _# `; X3 M( |/ I9 I* D* ?. k* ^; O
6 w, N, S; A$ z. h( ?* h5 m
$ x* T0 [# i! F* f5 o
SOT-89 MOSFET尺寸规格(单位:mm)# G& b! W6 ]: l+ _
/ ^, ?! [5 D& H! W
5、小外形封装(SOP)
# y- M7 K* J: Z
, k5 v1 `$ T1 jSOP(Small Out-Line Package)是表面贴装型封装之一,也称之为SOL或DFP,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。
4 L- y! B g o2 t% Y! i$ y2 ^
: P6 N. \* L+ e4 HSOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等,SOP后面的数字表示引脚数。MOSFET的SOP封装多数采用SOP-8规格,业界往往把“P”省略,简写为SO(Small Out-Line)。4 X8 c! W! o6 C: o/ K) w
' w/ I5 G& k0 f3 I6 G- h4 tSOP-8封装尺寸3 [; N# U( m2 L; q
) h# i3 L2 k! W: _& X9 \' Q4 l
SO-8为PHILIP公司率先开发,采用塑料封装,没有散热底板,散热不良,一般用于小功率MOSFET。
: O! K/ n! |0 F$ {# H. z) S& e% z$ P- j( Z
后逐渐派生出TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)等标准规格;其中TSOP和TSSOP常用于MOSFET封装。: ]2 o h4 `: M- x( a
+ B, Y0 W6 ~5 A; w# `0 X j) `* \- F, j% Z' c; \ U
8 E# {2 w: I. |/ K* Y常用于MOS管的SOP派生规格% l; t* J9 K# C
/ U+ q: O* C" S1 C" T
6、方形扁平式封装(QFP). [# j& h7 g. R+ G
+ t( U s5 T" YQFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般在大规模或超大型集成电路中采用,其引脚数一般在100个以上。1 ~( n6 F$ y1 Q& S8 m1 U9 q
3 ]4 r6 V8 V1 e7 ~9 i8 S
用这种形式封装的芯片必须采用SMT表面安装技术将芯片与主板焊接起来。该封装方式具有四大特点:
& F# W- K, S! q* @5 Y6 ~+ y- Y' g |0 V) R A b$ E
①适用于SMD表面安装技术在PCB电路板上安装布线;5 }; f0 l0 F6 U) T2 J/ e
% \5 A1 R8 }( j( V②适合高频使用;$ `6 w$ M9 L6 Y7 Y* u: p
# B1 L9 [* w! ?2 v; L5 H③操作方便,可靠性高;+ H- c+ ? b& [# } e$ [" v
7 ]2 }0 S! P$ U/ ^2 |1 p; z9 |
④芯片面积与封装面积之间的比值较小。
X- b2 Q: _9 D5 y( F/ K T7 w3 s, c8 F6 w
与PGA封装方式一样,该封装方式将芯片包裹在塑封体内,无法将芯片工作时产生的热量及时导出,制约了MOSFET性能的提升;而且塑封本身增加了器件尺寸,不符合半导体向轻、薄、短、小方向发展的要求;另外,此类封装方式是基于单颗芯片进行,存在生产效率低、封装成本高的问题。) `: y/ b/ m" b3 {2 c7 _8 w& ~: K3 w, p
- R5 n. M1 F0 ] L" E
因此,QFP更适于微处理器/门陈列等数字逻辑LSI电路采用,也适于VTR信号处理、音响信号处理等模拟LSI电路产品封装。2 { J' T& A! H7 b$ s ]% S
; j+ [- m4 K% _6 X7、四边无引线扁平封装(QFN)
" L/ I% x l2 \- a! } G& Y( N+ s% |% d+ K; \+ T2 f
QFN(Quad Flat Non-leaded package)封装四边配置有电极接点,由于无引线,贴装表现出面积比QFP小、高度比QFP低的特点;其中陶瓷QFN也称为LCC(Leadless Chip Carriers),采用玻璃环氧树脂印刷基板基材的低成本塑料QFN则称为塑料LCC、PCLC、P-LCC等。9 a) w! A- o* B; \, R6 ~
) X/ m6 Z; L8 U8 w是一种焊盘尺寸小、体积小、以塑料作为密封材料的新兴表面贴装芯片封装技术。' A! o4 r7 z9 i
: L6 ^6 p0 p) M5 EQFN主要用于集成电路封装,MOSFET不会采用。不过因Intel提出整合驱动与MOSFET方案,而推出了采用QFN-56封装(“56”指芯片背面有56个连接Pin)的DrMOS。
% R' o. J: P5 F3 h& K( l8 |4 b7 n& G! D
需要说明的是,QFN封装与超薄小外形封装(TSSOP)具有相同的外引线配置,而其尺寸却比TSSOP的小62%。根据QFN建模数据,其热性能比TSSOP封装提高了55%,电性能(电感和电容)比TSSOP封装分别提高了60%和30%。最大的缺点则是返修难度高。: O- n" c6 l& _$ ~" L
9 b5 S: E) i4 S* {: w; s
采用QFN-56封装的DrMOS
$ n! R9 e0 z, T: x% Q9 x) O: g( _9 H
( b/ j" o; K7 k/ g9 M7 y随着技术的革新与进步,把驱动器和MOSFET整合在一起,构建多芯片模块已经成为了现实,这种整合方式同时可以节省相当可观的空间从而提升功耗密度,通过对驱动器和MOS管的优化提高电能效率和优质DC电流,这就是整合驱动IC的DrMOS。
) V6 E' y. l; Z; K' K i* D+ r
7 H/ O' t2 b- Q5 V% g ^瑞萨第2代DrMOS
) j! x P; `' T4 ]/ F: U
: n2 ^3 Z$ x% `0 a经过QFN-56无脚封装,让DrMOS热阻抗很低;借助内部引线键合以及铜夹带设计,可最大程度减少外部PCB布线,从而降低电感和电阻。& @# E: q1 T4 K3 F* U |
0 P0 _5 Y/ h5 V1 a2 z3 q另外,采用的深沟道硅(trench silicon)MOSFET工艺,还能显著降低传导、开关和栅极电荷损耗;并能兼容多种控制器,可实现不同的工作模式,支持主动相变换模式APS(Auto Phase Switching)。8 x% w% f C9 c, Y- [, q
6 b- ^' C: H) T( m6 L除了QFN封装外,双边扁平无引脚封装(DFN)也是一种新的电子封装工艺,在安森美的各种元器件中得到了广泛采用,与QFN相比,DFN少了两边的引出电极。
2 }- `7 t' N( E4 h$ `, h6 R: d8 g% B2 _) v
8、塑封有引线芯片载体(PLCC)
* \9 Y5 K, H4 h# Q2 a
T8 P& l7 D- B) x) Y4 [1 ZPLCC(Plastic Quad Flat Package)外形呈正方形,尺寸比DIP封装小得多,有32个引脚,四周都有管脚,引脚从封装的四个侧面引出,呈丁字形,是塑料制品。# u0 ?( b5 {& A
3 D; B4 z' c8 u5 f
其引脚中心距1.27mm,引脚数从18到84不等,J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。+ P4 @; T t3 `
, m# V& a) B- W! i. b U% p0 q
PLCC封装是比较常见,用于逻辑LSI、DLD(或程逻辑器件)等电路,主板BIOS常采用的这种封装形式,不过目前在MOS管中较少见。; `$ h$ f, }! E; e* q
) V* }2 d6 U' @1 c' E2 O, y
PLCC封装样式7 R0 @' W) g1 M! n
0 O% q* L7 o6 @; P* M
主流企业的封装与改进
$ y6 D) b4 D+ O- f& F5 V( i, \2 J$ ^9 S
由于CPU的低电压、大电流的发展趋势,对MOSFET提出输出电流大,导通电阻低,发热量低散热快,体积小的要求。MOSFET厂商除了改进芯片生产技术和工艺外,也不断改进封装技术,在与标准外形规格兼容的基础上,提出新的封装外形,并为自己研发的新封装注册商标名称。
: E6 u' C2 U1 |% ]
' t) H: w* b3 {0 X# g# C/ X9 C8 X5 K1、瑞萨(RENESAS)WPAK、LFPAK和LFPAK-I封装! P8 F% D5 {# e' q: p
5 h5 r: h6 |7 ^5 {( h
WPAK是瑞萨开发的一种高热辐射封装,通过仿D-PAK封装那样把芯片散热板焊接在主板上,通过主板散热,使小形封装的WPAK也可以达到D-PAK的输出电流。WPAK-D2封装了高/低2颗MOSFET,减小布线电感。0 p: V( ^* ]( y& h4 Z" @8 t2 k5 q
$ c) L9 I; G: T9 b! X, ~. Y7 G
" x& m4 O& e3 x+ V) @" O5 [* V3 E! m9 Y I" N# u* V9 s3 s1 u1 N
瑞萨WPAK封装尺寸( w* s) i( N) O) i, Q, U" H" n
9 {2 S6 I0 m, l- K, wLFPAK和LFPAK-I是瑞萨开发的另外2种与SO-8兼容的小形封装。LFPAK类似D-PAK,但比D-PAK体积小。LFPAK-i是将散热板向上,通过散热片散热。8 ]# a7 o6 I9 O6 H+ X. e
K. d5 V9 q0 E1 A e b4 z
* u1 j& A5 s6 C g# m
5 Y% ?1 r$ u; D: v瑞萨LFPAK和LFPAK-I封装/ w- q! P' \7 t1 z l
. c+ q/ [; v4 g, x
2、威世(Vishay)Power-PAK和Polar-PAK封装! w* z4 h C/ C1 g
2 N B. j2 } e. M, r/ G
Power-PAK是威世公司注册的MOSFET封装名称。Power-PAK包括有Power-PAK1212-8、Power-PAK SO-8两种规格。2 V4 m j- X4 R0 J
8 g3 {7 r+ w% b1 k; r1 i
" ]2 i o' a, f& y1 Y$ h$ N
# s1 \- M7 I; M* X5 w! R7 K9 L; m威世Power-PAK1212-8封装% _, f9 L8 h3 V% P1 R: v
{) `. j% R1 a8 @4 A4 E3 ?4 A1 |
# _1 q* Y* e9 C4 {& N) P" |0 K( p9 B3 k6 X, c' ]& a
威世Power-PAK SO-8封装# Y+ E/ x4 L8 e# x3 N# c! Z
8 b$ {* D3 E, s7 ?1 oPolar PAK是双面散热的小形封装,也是威世核心封装技术之一。Polar PAK与普通的so-8封装相同,其在封装的上、下两面均设计了散热点,封装内部不易蓄热,能够将工作电流的电流密度提高至SO-8的2倍。目前威世已向意法半导体公司提供Polar PAK技术授权。6 K5 h* Y. [ X! P( d! k
; ^" X: g& K$ Y, }( a) {
2 _2 }& a/ C& f" {5 o4 f M8 I( M2 h& M6 v
威世Polar PAK封装
+ P& k' u; h0 C: e x
. [2 z$ I6 J5 Z3 m- ]9 |3、安森美(Onsemi)SO-8和WDFN8扁平引脚(Flat Lead)封装% b/ z! u+ ^/ ^% }: R' k
7 f6 f3 P! v" Q* o s* i安美森半导体开发了2种扁平引脚的MOSFET,其中SO-8兼容的扁平引脚被很多板卡采用。安森美新近推出的NVMx和NVTx功率MOSFET就采用了紧凑型DFN5(SO-8FL)和WDFN8封装,可最大限度地降低导通损耗,另外还具有低QG和电容,可将驱动器损耗降到最低的特性。
$ ?) W3 c6 p* [5 k+ d6 h; p
3 k* @% W: ~ g3 i" B- ]0 x# i7 u* k) f" V% J
% z; {% Y! E8 B安森美SO-8扁平引脚封装
* t; e' i/ V+ j. @! z# r
% c+ l9 c' U. `6 E, K
7 i5 f$ y# E. [- G: }$ N; F! v
6 T6 p6 y) {& c7 d, O安森美WDFN8封装
) k! M" y: e) X3 I* d) \8 } D$ J; _/ `% @" ~* y. u
4、恩智浦(NXP)LFPAK和QLPAK封装
& h5 H( ?( }( P" y( v" `9 I6 h, K
恩智浦(原Philps)对SO-8封装技术改进为LFPAK和QLPAK。其中LFPAK被认为是世界上高度可靠的功率SO-8封装;而QLPAK具有体积小、散热效率更高的特点,与普通SO-8相比,QLPAK占用PCB板的面积为6*5mm,同时热阻为1.5k/W。
8 R; L. @7 }7 V' {* z, u8 Q7 @1 W9 X5 C. I s
恩智浦LFPAK封装$ G ~+ Q9 e% i& l$ i+ I0 ~8 F
, c+ E( v" b! Q; j1 J
恩智浦QLPAK封装
! M0 M! v$ t' x1 G9 g' m( h" E
2 g& c4 Z& b. Z' ^* z5 z$ w5、意法(ST)半导体PowerSO-8封装* R! |' ^/ Y* V
6 f3 G1 w% a' u2 k' ]) z& O意法半导体功率MOSFET芯片封装技术有SO-8、PowerSO-8、PowerFLAT、DirectFET、PolarPAK等,其中PowerSO-8正是SO-8的改进版,此外还有PowerSO-10、PowerSO-20、TO-220FP、H2PAK-2等封装。
# H5 O8 b/ }5 |/ r$ Z3 V! ]' U! i* v& K, y, j3 m5 M' [0 Y, |
意法半导体Power SO-8封装$ j8 ^% T- j% x Q8 r$ ^
6 y5 U4 c! `9 E! t6 }) _
6、飞兆(Fairchild)半导体Power 56封装
" Y$ M( {2 t3 ?0 u: h7 Z6 I3 N2 H H# s0 C% _& y
Power 56是Farichild的专用称呼,正式名称为DFN 5×6。其封装面积跟常用的TSOP-8不相上下,而薄型封装又节约元件净空高度,底部Thermal-Pad设计降低了热阻,因此很多功率器件厂商都部署了DFN 5×6。
0 e/ }2 t) k- \
u) V7 H2 Q7 P$ `1 V1 vFairchild Power 56封装. {$ p: w, x, D- D. X
3 W7 R9 ~: r5 L( j: K
7、国际整流器(IR)Direct FET封装
, z7 Q) @# f- ?( f! d
2 P1 H: ?8 s: vDirect FET能在SO-8或更小占位面积上,提供高效的上部散热,适用于计算机、笔记本电脑、电信和消费电子设备的AC-DC及DC-DC功率转换应用。与标准塑料分立封装相比,DirectFET的金属罐构造具有双面散热功能,因而可有效将高频DC-DC降压式转换器的电流处理能力增加一倍。
6 Q7 `* c* d# U* ?! o; Z! X
& M8 c- I; N# k' e+ xDirect FET封装属于反装型,漏极(D)的散热板朝上,并覆盖金属外壳,通过金属外壳散热。Direct FET封装极大地改善了散热,并且占用空间更小,散热良好。, L9 r8 z: @4 q1 c- P3 f
; ~ G7 X+ M# m R; V, g" D: U8 A
国际整流器Direct FET封装# Q! i. T# ^ G& H
+ a4 X. M5 ~8 d; J; z( d* D6 {% F# O+ f. J
. u9 L3 v: o: [3 r" y4 L) E/ W# IIR Direct FET封装系列部分产品规格7 W b& |( d0 U! D! f- n. J) D& E6 K1 S
0 E8 z8 c( L! G. X& v! w
>>>>% O/ G4 E( L" d" U" ~+ G7 v
" _. A- j) J* P% f" a
内部封装改进方向6 n+ H5 {7 ^; h; @" X5 i) X
& T; }* R3 P" r除了外部封装,基于电子制造对MOS管的需求的变化,内部封装技术也在不断得到改进,这主要从三个方面进行:改进封装内部的互连技术、增加漏极散热板、改变散热的热传导方向。 }2 z0 J% w& R* u( r6 y- R
/ y3 ?! f W6 K$ n& ?1、封装内部的互连技术
8 b) D9 Z0 p, z
) q) T8 d. h4 {TO、D-PAK、SOT、SOP等采用焊线式的内部互连封装技术,当CPU或GPU供电发展到低电压、大电流时代,焊线式的SO-8封装就受到了封装电阻、封装电感、PN结到PCB和外壳热阻等因素的限制。
- `3 C' {! ^' `4 p/ b z/ n0 |& k! w# D. k/ L8 X6 \( h8 I
SO-8内部封装结构
. c: ]* Y- q, n) f+ @+ Y! v- h+ ?" Z; \% i# [
这四种限制对其电学和热学性能有着极大的影响。随着电流密度的提高,MOSFET厂商在采用SO-8尺寸规格时,同步对焊线互连形式进行了改进,用金属带、或金属夹板代替焊线,以降低封装电阻、电感和热阻。' ^& a3 E8 }. F. E* Y3 V( c
8 b2 G- o0 `0 d% F+ j; t1 U- k5 z: ]9 |标准型SO-8与无导线SO-8封装对比
" B9 ?: @- \$ e' ?5 o5 p ^' K7 r$ a3 f- _
国际整流器(IR)的改进技术称之为Copper Strap;威世(Vishay)称之为Power Connect技术;飞兆半导体则叫做Wireless Package。新技术采用铜带取代焊线后,热阻降低了10-20%,源极至封装的电阻降低了61%。. s7 e/ G. S+ ]0 \
9 E5 c$ W. e/ M- H/ O国际整流器的Copper Strap技术
) s( N, y6 G5 R7 A4 a, w3 w
) h- s/ z0 ?% b b( _1 H0 \威世的Power Connect技术- |4 h+ R, r' j! R. I0 l
|3 x X6 Y- p1 f
飞兆半导体的Wirless Package技术
d5 I3 L0 I6 D
0 O8 F) \ O3 \, _2、增加漏极散热板7 c( n/ \! N+ V+ ` F- L5 E
4 b1 _0 ]! m# o* G标准的SO-8封装采用塑料将芯片包围,低热阻的热传导通路只是芯片到PCB的引脚。而底部紧贴PCB的塑料外壳是热的不良导体,故而影响了漏极的散热。
& t2 d7 ~& P8 w R% N$ O9 }% B+ f
技术改进就是要除去引线框下方的塑封化合物,方法是让引线框金属结构直接或加一层金属板与PCB接触,并焊接到PCB焊盘上,这样就提供了更多的散热接触面积,把热量从芯片上带走;同时也可以制成更薄的器件。% {8 Z0 \* {# k+ A
1 w1 q( p2 a7 ]9 B
威世Power-PAK技术
1 Q4 {% @3 b+ k- a/ r" X# W+ J6 {' `1 {4 ]& U5 P
威世的Power-PAK、法意半导体的Power SO-8、安美森半导体的SO-8 Flat Lead、瑞萨的WPAK/LFPAK、飞兆半导体的Power 56和Bottomless Package都采用了此散热技术。/ k( h' z% s9 Y0 X2 a1 }8 x
. H4 T* z- G; C, V) m7 ]
3、改变散热的热传导方向
5 B' ~9 R4 H/ }' \0 c& Q& Z
. [& \2 {- I0 OPower-PAK的封装虽然显著减小了芯片到PCB的热阻,但当电流需求继续增大时,PCB同时会出现热饱和现象。所以散热技术的进一步改进就是改变散热方向,让芯片的热量传导到散热器而不是PCB。8 u1 ^ v' r1 @8 ]4 g2 G( \1 t0 ^* G
' t& d7 P1 x& e# k. k瑞萨LFPAK-i封装; A$ X8 {% `" \
/ T- E9 a/ E6 C" |; X瑞萨的LFPAK-I封装、国际整流器的Direct FET封装均是这种散热技术的典型代表。
# z6 P2 V5 ~9 A
' H* d: P2 V8 J# L4 O>>>>
' o) u! @, N: W9 S% I' R
: v1 b' Y% \8 B% \' [" o4 b总结
: A- e9 o8 j1 g# g+ C ^5 Y" o4 j3 I5 e8 V) y( i
未来,随着电子制造业继续朝着超薄、小型化、低电压、大电流方向的发展,MOS管的外形及内部封装结构也会随之改变,以更好适应制造业的发展需求。另外,为降低电子制造商的选用门槛,MOS管向模块化、系统级封装方向发展的趋势也将越来越明显,产品将从性能、成本等多维度协调发展。
5 c' q$ l: k1 A X
2 G' z! Q7 l- N3 X) p# `而封装作为MOS管选型的重要参考因素之一,不同的电子产品有不同的电性要求,不同的安装环境也需要匹配的尺寸规格来满足。实际选用中,应在大原则下,根据实际需求情况来做抉择。
+ `/ J' k8 X4 C+ [& w( A
5 Q/ v( Q3 b6 O) F4 j: Z有些电子系统受制于PCB的尺寸和内部的高度,如通信系统的模块电源由于高度的限制通常采用DFN5*6、DFN3*3的封装;在有些ACDC的电源中,使用超薄设计或由于外壳的限制,适于装配TO220封装的功率MOS管,此时引脚可直接插到根部,而不适于使用TO247封装的产品;也有些超薄设计需要将器件管脚折弯平放,这会加大MOS管选用的复杂度。
3 ]% m) \% Z7 k8 ? |
|