|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
芯片堆叠技术在SiP中应用的非常普遍,通过芯片堆叠可以有效降低SiP基板的面积,缩小封装体积。& _5 w; k# t$ U
0 x' |% r7 H& B
芯片堆叠的主要形式有四种:2 D; s7 [& U( `' G4 E ~# A3 Z# y
金字塔型堆叠
! L" ?( s( Y' S! t 悬臂型堆叠
6 p# t7 L8 w+ H" Q; a 并排型堆叠* A `7 z3 r4 x6 h9 `. v2 i* A+ v
硅通孔TSV型堆叠
" v8 U/ _. t! Z& o 为什么芯片可以进行堆叠呢?这里面我们讲的主要是未经过封装的裸芯片。曾经有用户问我,封装好的芯片可不可以进行堆叠呢?一般来说是不可以的,因为封装好的芯片引脚在下表面直接焊接到基板上,而裸芯片的引脚一般在芯片上表面,通过键合的方式连接到基板。正是由于裸芯片引脚在上方,和基板的连接方式比较灵活,才有了芯片堆叠的可行性,参看下图2 R v0 g+ _" o J/ I
; m( a# }! ^" s1 |, t0 b' \2 R& z 金字塔型堆叠% [3 S* m. g8 `, ]- f g# F& |* B
金字塔型堆叠是指裸芯片按照至下向上从大到小的方式进行堆叠,形状像金字塔一样,故名金字塔型堆叠,这种堆叠对层数没有明确的限制,需要注意的是堆叠的高度会受封装体的厚度限制,以及要考虑到堆叠中芯片的散热问题。金字塔型堆叠参看下图。
+ x6 o9 l8 P& A 8 b7 v V1 ]7 O( C4 S
悬臂型堆叠& e) S3 G8 r" N2 ]9 Z
悬臂型堆叠是指裸芯片大小相等,甚至上面的芯片更大的堆叠方式,通常需要在芯片之间插入介质,用于垫高上层芯片,便于下层的键合线出线。这种堆叠对层数也没有明确的限制,同样需要注意的是堆叠的高度会受封装体的厚度限制,以及要考虑到堆叠中芯片的散热问题。悬臂型堆叠参看下图。- `# M* ` O ` Q2 d1 i
% g: P& C3 G( q1 S; `, u 并排型堆叠
7 @5 \- E- j0 W h 并排堆叠是指在一颗大的裸芯片上方堆叠多个小的裸芯片,因为上方小的裸芯片内侧无法直接键合到SiP封装基板,所以通常在大的裸芯片上方插入一块硅转接板,小的裸芯片并排堆叠在硅转接板上,通过键合线连接到硅转接板,硅转接板上会进行布线,打孔,将信号连接到硅转接板边沿,然后再通过键合线连接到SiP封装基板。并排型堆叠参看下图。
2 S# F0 w+ d5 N) Y. Q9 u6 h : h& ?1 ~: C8 z9 s
硅通孔TSV型堆叠
3 e* A) r8 e: C0 \" ^6 \" r 硅通孔TSV型堆叠一般是指将相同的芯片通过硅通孔TSV进行电气连接,这种技术对工艺要求较高,需要对芯片内部的电路和结构有充分的了解,因为毕竟要在芯片上打孔,一不小心就会损坏内部电路。这种堆叠方式在存储领域应用比较广泛,通过同类存储芯片的堆叠提高存储容量。目前也有将不同类芯片通过TSV连接,这类芯片需要专门设计才可以进行堆叠。TSV型堆叠参看下图。- R q6 F& D. o4 e" L8 n. \* x
3 t& g; \. d) x y 以上介绍的是SiP设计中四种最基本的芯片堆叠方式。
, T" T# G* a8 c3 {9 Y) Y4 e 在实际应用的时候,这几种堆叠方式可以组合起来形成更为复杂的堆叠。另外,还有通过将键合芯片和倒装焊芯片进行堆叠,通过柔性电路折叠的方式对芯片进行堆叠,以及通过POP形式的堆叠等几种,这些芯片堆叠方式在SiP设计中也比较常见。
) G/ e# C# m. ?3 q3 n7 I% ~ |
|