找回密码
 注册
关于网站域名变更的通知
查看: 1543|回复: 4
打印 上一主题 下一主题

有关PADS中,DRC时,元器件优先级问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-7-4 21:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
   PCB中,默认规则中,设为6MIL。由于有个芯片引脚间间距比较密(小于6MIL),如果采用默认的设计规则,DRC时,会显示报错。因而采用规则优先级,在COMPONENT中,对此元器件单独设置,间距设为5MIL
! F0 ^1 x9 I& S: i7 Y    但再进行DRC时还会报错。不知道是什么原因?请各位说说个人的看法* ^/ x( D1 O7 [7 d, e
    注:此DRC虽然不影响最终的PCB生产,自己明白是由于引脚太密造成了,但这个问题不解决心里总不爽
2 ]% [1 U) ?  r# N   还请各位说说个人的看法
4 `& x. f5 |, V( v# C. J  w) u

该用户从未签到

2#
发表于 2011-7-5 14:47 | 只看该作者
灌完铜后,将规则改为5mil.

该用户从未签到

3#
发表于 2011-7-5 14:58 | 只看该作者
component rules对芯片设置SMD to SMD为5mil。--不成功么?

该用户从未签到

4#
发表于 2011-7-5 15:09 | 只看该作者
本帖最后由 苏鲁锭 于 2011-7-5 15:15 编辑
6 v7 D2 D$ R8 j4 F1 ?; J: o7 \4 C8 ]5 i
确实不行,在封装和器件里边都设置了,但还是以默认规则来检测查。。。BUG?

该用户从未签到

5#
 楼主| 发表于 2011-7-5 21:38 | 只看该作者
嘿,JIMMY能否说下为啥子不行啊?纠结!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-12 23:23 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表