找回密码
 注册
关于网站域名变更的通知
查看: 1064|回复: 3
打印 上一主题 下一主题

芯片封装详细介绍

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-2-3 13:15 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一、DIP双列直插式封装
2 F6 D/ X) j. C9 J+ q( U1 s% L  DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。+ T3 C  f" z) J# W( E: ]
/ Z; h9 `* i( N" K( J) M' X
DIP封装具有以下特点:2 L' m8 w2 c# n$ I2 G3 }, z

  \( y' s: N6 q* ~  1.适合在PCB(印刷电路板)上穿孔焊接,操作方便。
4 u* p) L1 N+ C/ A4 Q  2.芯片面积与封装面积之间的比值较大,故体积也较大。
, _2 a, h$ N* w  k5 _+ l# s* X' ~' `8 ]# `
二、QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
5 @. r* L1 n* o2 y+ v& a) H  QFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。
& |: x$ _" r$ }! \: k5 k  PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同。唯一的区别是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。QFP/PFP封装具有以下特点:2 C$ w* t: m% A, [: X8 R( i( i

" B& N$ a& ~6 L, t, Z+ @+ s$ R0 P  1.适用于SMD表面安装技术在PCB电路板上安装布线。
) R4 m8 O0 z2 f: I5 j& o  2.适合高频使用。' \/ P, A5 k- S$ K) B: g
  3.操作方便,可靠性高。: a. D& S5 Z2 M3 X# m
  4.芯片面积与封装面积之间的比值较小。. n) H( p( ^/ q3 y+ r" m/ _3 v. P9 Y

+ J  ?+ n# R. k, J三、PGA插针网格阵列封装1 d' A0 r: Y) M1 U
  PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。8 R& K# L) \5 E# {9 q) L2 L
  ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。2 {* G# k: R% j& E1 E, Z
PGA封装具有以下特点:) b  ?& }' @6 w% n& G

7 y/ Z& y# W8 o% B# _  1.插拔操作更方便,可靠性高。
- P, r/ j& I* L" J7 Z6 C4 W1 Z  2.可适应更高的频率8 o* B; x) l2 i0 f
% x1 e7 k! K- S3 ]4 z' _& K+ n
四、BGA球栅阵列封装4 d7 T- b# j6 Y. Z
  随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。BGA封装技术又可详分为五大类:! O* s' I0 {) M1 e
8 y5 @: m/ O9 D6 j
  1.PBGA(Plasric BGA)基板:一般为2-4层有机材料构成的多层板。Intel系列CPU中,Pentium II、III、IV处理器均采用这种封装形式。
& y5 o+ M7 n' s6 T1 B5 g$ |/ J# l/ k; ?& V( Z6 F
  2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,Pentium I、II、Pentium Pro处理器均采用过这种封装形式。
2 ^! t2 U  |" r. H6 o2 e6 P# M3 l& g! p  W% p7 p: B( F0 ?" _
  3.FCBGA(FilpChipBGA)基板:硬质多层基板。4 P. [; Z6 o, n" L/ Y4 I+ Z

) X- J4 v) ~  `0 X$ Y8 u  4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。& m! h1 n# w5 u! O. d

/ c6 N8 O/ y/ H! w0 i  5.CDPBGA(Carity Down PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。
( `  S9 q: T' P! V/ ?, H/ l% C( UBGA封装具有以下特点:
5 M8 ^+ }, ?3 G1 B' J9 G
( L$ D. G+ {$ N/ B- \  1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。
, e( u; x+ x! X  i  J  2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。8 s* D; @8 l" y
  3.信号传输延迟小,适应频率大大提高。
- g. H9 F; P( ~. @  4.组装可用共面焊接,可靠性大大提高。# ^/ Q" n& {% b0 D8 x
  BGA封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Citizen)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后,摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩展发挥了推波助澜的作用。目前,BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。( @: W+ {+ x1 b  r2 m
五、CSP芯片尺寸封装. V, s2 ]) K8 r& V
  随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
# b( Z( r3 G3 v' u$ V! o, tCSP封装又可分为四类:
: x0 {& v! \" ^
6 w2 y; V( T) }$ ~8 p0 I3 S7 j" f  1.Lead Frame Type(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。4 S3 n+ B* ?: s; B# v9 _+ q
0 ]- p; f+ N) _  a* R
  2.Rigid Interposer Type(硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。
( c" S( D" K1 d% ]0 r2 s( n% W8 T$ W3 Q0 B, t4 ?1 }/ ^
  3.Flexible Interposer Type(软质内插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。
* p- W0 Z& v) G" N3 w' W2 {2 K# i
( u- q5 D& A/ E) E  @  4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。3 o+ h! _. M# i* _4 L6 `9 U  H; O
CSP封装具有以下特点:1 Y3 N$ a/ v$ R7 G+ `
. Z! P% m, F* {
  1.满足了芯片I/O引脚不断增加的需要。
3 I* m! X; |# _: x$ u. E4 v  2.芯片面积与封装面积之间的比值很小。
4 E' r: _1 _: {* u# Z7 _( |) N) `  3.极大地缩短延迟时间。
6 s- L5 \% q, h3 S9 A' d( r" e" y- [' r4 A. U2 f4 l/ z! c; _$ N
  CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。
7 R" H% K' `+ P( U六、MCM多芯片模块
6 s* F4 G; |1 `! S) `  为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(Multi Chip Model)多芯片模块系统。MCM具有以下特点:
# D) H1 c# A9 s' _+ m8 l$ r- m+ Y! x- x8 K0 P1 U
  1.封装延迟时间缩小,易于实现模块高速化。- l' E' e5 S( q2 h/ h+ e' U* f
  2.缩小整机/模块的封装尺寸和重量。
6 i* j! E# {1 A# Y$ i  3.系统可靠性大大提高。& C; A5 u2 N& n0 I
  总之,由于CPU和其他超大型集成电路在不断发展,集成电路的封装形式也不断作出相应的调整变化,而封装形式的进步又将反过来促进芯片技术向前发展+ P% Z4 n6 o3 {8 i& e& }4 Q

该用户从未签到

2#
发表于 2021-2-3 13:46 | 只看该作者
是的,随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。

该用户从未签到

3#
发表于 2021-2-18 15:49 | 只看该作者
学习了,感谢分享

该用户从未签到

4#
发表于 2021-6-18 16:54 | 只看该作者
采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上
  w' M: ?4 ~0 d3 {; C3 t' \
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-25 01:52 , Processed in 0.171875 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表