找回密码
 注册
关于网站域名变更的通知
查看: 4730|回复: 8
打印 上一主题 下一主题

时钟经过PLL是否可以减少jitter?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-6-10 17:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如果一个时钟经过一个时钟器件(buffer+PLL),这个器件的时钟输出相对时钟输入是否可以减小一些jitter ? 有实际项目,和芯片制作的哥们给些建议。 简单的说就是同一指标RMS值,输入是10ps,而经过PLL输入变成5ps了。
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    2#
    发表于 2008-6-10 23:24 | 只看该作者
    可以,但要好的PLL设计才行,因为PLL本身也会带来jitter,低质的PLL会适得其反。

    该用户从未签到

    3#
     楼主| 发表于 2008-6-11 09:08 | 只看该作者

    是啊,理论是可以消除一些jitter的,就是担心适得其反。

    该用户从未签到

    4#
    发表于 2008-9-24 11:42 | 只看该作者
    可以的需要HW ENGNEER 设计电路

    该用户从未签到

    5#
    发表于 2010-7-13 09:04 | 只看该作者
    可以,但要好的PLL设计才行,因为PLL本身也会带来jitter,低质的PLL会适得其反。/ W5 n3 W' w. v: K
    Allen 发表于 2008-6-10 23:24

    ( {: ]0 g8 U& J8 L" |. ]5 l8 U8 ^
    - D: Q5 `0 @9 F' a6 T# [8 c2 j0 S4 X- O4 S$ \: c" P
        诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也存在固有抖动,会传递到下一级。

    该用户从未签到

    6#
    发表于 2010-7-13 11:16 | 只看该作者
    诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也 ...
    1 P/ q: n- |% X$ T6 nstupid 发表于 2010-7-13 09:04
    * M6 A% I8 A7 {
    " p0 a; I; `  Q; T8 ~
    ! v1 E4 k& s& z. o/ D& `
    注意,PLL跟CDR还是有区别的。PLL如何将带内抖动跟踪掉?所谓跟踪,只有在CDR中,当Data与Clk做减法时才有。PLL是对输入时钟的带外抖动抑制掉。

    该用户从未签到

    7#
    发表于 2010-7-13 11:40 | 只看该作者
    本帖最后由 stupid 于 2010-7-13 11:46 编辑
    ! i. {+ i, c$ e4 B# [  Y. |- P
    0 w+ r7 X4 w% @2 B2 c; S% A回复 6# giga . |+ R( |$ y7 o5 }/ v

    . _) _! l0 h! c# {0 w: v/ w: f3 Q9 L4 ~/ A9 c$ d4 u3 D3 l( R* k
       
    : h$ n1 K8 j% z+ r( Y. _4 u' M    明白,而抑制的实质是因为PLL内部存在的LPF,但另一个注意的地方是所谓的Knee点的抖动传递。- g' h7 S+ O$ h1 @

    ! {2 ]8 e4 a# H# A, O! D+ ?, c& c 4 _, t+ m# z& L5 {! F7 Z% N: P
    4 L/ ^# O8 X9 i/ u  A
    常见的CDR一般是PLL,但也有DLL,比如Xilinx" Y- P/ n0 S+ D$ Q2 |4 Q

    % y9 r2 s' W0 D' D% d6 x' L# N再举一个例子,采用81134,固有抖动大概是十几ps,但送给PLL后,表现只有几个ps" V- b6 W" |  [$ l
    2 g2 z& {3 p- k+ U% {. y: e4 D

    ' n: H1 ]5 ]( u1 c

    该用户从未签到

    8#
     楼主| 发表于 2011-3-4 09:28 | 只看该作者
    谢谢各位的关注,现在的实现方式基本都是APLL来实现Jitter的消除。08年的时候,由于芯片的要求比较高,而且商业芯片的性能确实也存在一些风险。
    * J4 G0 P; E* s1 y5 Q
    5 T; {- t/ H7 Y0 g现在商业芯片DPLL+APLL集成的方式,这个问题基本已经能解决了。而且Jitter的测量,现在也越来越重视Phase noise的指标,直接跟内部的PLL的相关。
    4 g$ a8 f8 w, @7 r2 P* i+ d, X& p- ?$ q( z
    stupid ,多谢,我也在SH,不过去Lab的时候,很少能看到你,呵呵。- V6 x# R5 j* R- ~% C5 k

    5 z6 _8 T3 g5 l: U( ?

    该用户从未签到

    9#
    发表于 2011-3-7 17:23 | 只看该作者
    回复 liqiangln 的帖子: @9 A+ M5 t$ S% v9 x8 v- ^+ h" P

    " Q& w1 a+ \& }( Z' k3 l' u1 Y呵呵,随着抖动预算越来越紧张,链路中的每一部分都必须仔细考虑,而且必须持续不断的改进,才能满足貌似“变态”的要求。6 w5 U7 O5 j! l+ H% Y$ V: ~4 E

    $ t2 l1 Q, H. R* Q- J% a8 }在PLL的设计上,Altera和Xilinx现在都用模拟的。) o2 Y5 ]- l  ]1 I6 t$ D- Z# D

    % i' |/ p) J) {5 Y. P4 A# V而相噪的测试,类似于对VCO之类的,最好用的仪器是信号分析仪。% V, V: |- V# @' G9 u) i
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 18:39 , Processed in 0.187500 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表