找回密码
 注册
关于网站域名变更的通知
查看: 3588|回复: 11
打印 上一主题 下一主题

弱弱的问一下大神:ic封装设计所用到的软件有哪些啊

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-4-16 20:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有没有大神给讲讲ic设计的流程,及所用软件,跪求

该用户从未签到

推荐
发表于 2014-4-21 22:40 | 只看该作者
本帖最后由 yuju 于 2014-4-21 22:45 编辑
* ]4 m" M( Y: y6 N9 F2 t. D
" b, }* w# G& y3 \* N( g1 i/ Z$ lapd, sip, epd, upd,mentor,    CAD also can do it, etc.

该用户从未签到

推荐
发表于 2014-4-21 14:27 | 只看该作者
IC设计需要用PADS软件。高速的用CANDENCE。都可以的。  先用PADS把芯片的封装做出来。并布好芯片的FINGER,然后把芯片复制到你要封装的PAKGE。摆好FINGER,与基板上的引脚相连,就可以了。不太会组织语言,不知是否明白。还有什么问题可以问我。

该用户从未签到

4#
 楼主| 发表于 2014-6-20 07:37 | 只看该作者
annahu22 发表于 2014-4-21 14:27
2 z& p* [- c+ f# C8 b" A; iIC设计需要用PADS软件。高速的用CANDENCE。都可以的。  先用PADS把芯片的封装做出来。并布好芯片的FINGER, ...

5 Q2 n+ B0 @. g; v6 K, c" G 我这样理解对吗,用candence或者pads设计芯片的封装外壳(也就是封装的package),封装finger其实是与基板管脚(键合指)相对应的,但并不是基板上的管脚,封装的finger与基板的finger要用键合线连接。也就是说基板设计与ic封装设计是独立分开的,基板更偏向于pcb设计?; L* {: N  m, b, m1 a  w
下面有几个问题:
' v% G& g/ P6 X- `. d) I1.芯片或者说die可以直接焊接到封装上,可以不用基板?
. ~# W* p# Z6 p4 B* B2.还有candence软件里面有package designer和SIP,这两个软件功能上的区别是什么。

该用户从未签到

5#
 楼主| 发表于 2014-6-20 07:38 | 只看该作者
yuju 发表于 2014-4-21 22:400 V+ t* B# V* B/ w' Q8 r, D
apd, sip, epd, upd,mentor,    CAD also can do it, etc.

, l. h5 {! @# I0 V! \ 同样的问题,问大神.: ?7 Z) O7 }) @! W
我这样理解对吗,用candence或者pads设计芯片的封装外壳(也就是封装的package),封装finger其实是与基板管脚(键合指)相对应的,但并不是基板上的管脚,封装的finger与基板的finger要用键合线连接。也就是说基板设计与ic封装设计是独立分开的,基板更偏向于pcb设计?/ k1 ]6 `. `& N2 f
下面有几个问题:
# c- m) m6 z% m0 r; J1.芯片或者说die可以直接焊接到封装上,可以不用基板?! N; [" K6 L  ?
2.还有candence软件里面有package designer和SIP,这两个软件功能上的区别是什么。

该用户从未签到

6#
发表于 2014-8-28 09:28 | 只看该作者
史努比 发表于 2014-6-20 07:37
* M- G# }# }0 }/ H! A4 r我这样理解对吗,用candence或者pads设计芯片的封装外壳(也就是封装的package),封装finger其 ...
- z9 O4 s% A/ B. v9 \
给你推荐一本书,看一下。Candence系统级封装设计 -----Allegro SIP/apd设计指南。看一下。就会有CANDENCE做IC设计啦。

该用户从未签到

7#
发表于 2015-2-4 11:21 | 只看该作者
annahu22 发表于 2014-8-28 09:28
- k8 K9 G  M3 P; g& s6 G# t. w, }给你推荐一本书,看一下。Candence系统级封装设计 -----Allegro SIP/apd设计指南。看一下。就会有CANDENC ...

; P* R( @! @/ s# J2 A1 X. P  K能够发来用用吗 确实没有百度到。3 h4 }% F6 c/ a

该用户从未签到

8#
发表于 2015-4-3 00:02 | 只看该作者
ai吃芒果 发表于 2015-2-4 11:21
+ v! e% J7 c3 ?8 K- r能够发来用用吗 确实没有百度到。

4 [/ C, z& S: }; K看这本《Cadence系统级封装设计:Allegro SiP/APD设计指南》,cadence用于系统封装的软件操作教科书
- \# g: _1 s& [9 U8 T$ y+ O$ r

该用户从未签到

9#
发表于 2016-12-27 09:18 | 只看该作者
《Cadence系统级封装设计:Allegro SiP/APD设计指南》 可见里面的例题有没有

该用户从未签到

10#
发表于 2016-12-27 09:19 | 只看该作者
841115471@qq.com 有的麻烦给一份 谢谢

该用户从未签到

11#
发表于 2019-5-4 14:02 | 只看该作者
package designer主要针对单颗die,SIP针对多个die还可以有被动器件

该用户从未签到

12#
发表于 2020-9-24 20:27 | 只看该作者
史努比 发表于 2014-6-20 07:38
0 z) i6 y8 c5 t* ]2 y5 s同样的问题,问大神.
9 [: u! K9 F1 g我这样理解对吗,用candence或者pads设计芯片的封装外壳(也就是封装的package) ...

: a$ y" H* X4 g4 EDIE可以直接上在基板上像FC的产品就是直接背贴的! G& z+ |' z; r+ t. x9 z) O
SIP是 system in package和package不一样0 _: E) b( C* D3 [) T4 B
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-25 00:42 , Processed in 0.187500 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表