TA的每日心情 | 奋斗 2020-3-25 15:17 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
TLK7-EVM是基于Xilinx Kintex-7系列FPGA自主研发的核心板+底板方式的开发板,可快速评估FPGA性能。核心板尺寸仅80mm*58mm,底板采用沉金无铅工艺的6层板设计,专业的PCB Layout保证信号完整性的同时,经过严格的质量控制,满足工业环境应用。
, V0 }# Q2 O! i2 m( e! I7 L
/ E% [3 t$ z# b1.处理器Xilinx Kintex-7系列FPGA处理器,芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,高达326K逻辑单元,840个DSP Slice,硬件如下图:$ Y% T8 M( ]& k( w! x4 h
![]()
. B: n( R9 V0 d' V
. u j( h4 M" k5 L图 1) d5 A/ t, n# j$ ]( |* `7 h \5 Z
. Y0 ^' p4 D5 y 2.NOR FLASH开发板上采用NOR FLASH(256Mbit),硬件如下图:* z1 d) j- \4 m) X7 ?) }
1 i# g6 o5 M1 ]7 v
图 2
% ?" m! p+ g" w/ X) {5 ^4 I' |3 \1 Y1 D; A. D' N2 H) ?7 \1 `
3.DDRDDR3采用工业级低功耗DDR3L,可选512M/1GByte,硬件如下图:
; Y; v3 Y; E- X5 W+ k![]()
! w. k1 v+ W% S& J* C图 3
" g) H: C* k, O' a/ A
9 a* V$ U8 e' N6 [4.EEPROM采用2KByte大小的工业级EEPROM,硬件如下图:2 V9 j2 I- T. R
![]()
( g1 l- A1 V% r U# M0 z8 ?图 4
7 i9 E, [( Q/ Z) }9 |- J. R
4 l3 g7 J; }! L5.LED指示灯核心板上有4个指示灯(LED0~LED3),1个供电指示灯LED0,1个程序指示灯LED3,2个用户指示灯LED1-LED2。硬件如下图:
( r! z' b- m& S9 X9 R![]()
5 A. w K( P- s) C图 5
: d& _! S5 s E$ z* v& {6 ]2 d- F k3 _8 x, M# `! t
底板具有1个供电指示灯,对应是LED0;以及3个用户指示灯,它们分别是LED1、LED2、LED3,硬件及引脚定义如下图:
: ~' s- V9 ?6 I( j
1 z; X8 S- k' f. C; e8 W, V1 | % ^( ?. ?7 u7 p7 I l
图 6* c! K4 @0 a: K
' }, y9 `3 D0 `; F3 W% N
8 s+ m" T8 X8 o& V0 ?2 x7 M
图 7 底板用户指示灯原理图
' h) j/ p% O9 M; x% x
. i9 P& z5 r% o; Q; j$ U" L) m6.SMA端子底板提供1组全局参考时钟MRCC(左下角);1组GTX参考时钟MGTREFCLK(右下角);2组高速收发器GTX(右上角),硬件及引脚定义如下图:! W9 c* X' B$ Y: J3 O
8 R! K, D1 O \9 E: P+ q. W. C! X 5 Y+ t! J+ @3 F- i2 h9 q
图 8
* o6 E- n @& m
! F4 z0 u, M( E; _, q- X4 j ; N! o! d9 G D# U3 u
图 9 MRCC
3 @! t- z4 u" A' B- z7 g5 T! C! k7 d- Z5 F5 s! M5 U3 G
![]() 图 10 MGTREFCLK
4 S( K3 [1 c$ w2 m! E- g$ D U* C2 ^7 Y5 k
![]() 图 11 GTX3 j+ I, l: n8 ^( n- f2 F
6 D4 v: S! X9 g% W6 o
7.电源接口和拨码开关采用12V@2A直流电源供电,CON29为电源接口,SW7为电源开关,硬件及引脚定义如下图:6 p( g( {7 Y4 H" i" l* w: V
! ?8 I3 q" I* p - q- P5 I5 q% s4 h- q$ u3 b, g. D6 c
图 12; d. }1 y- V# r! l& J) `
, e9 E+ f' X/ n* [
. n1 Z$ Y1 Z, `; J8 w
图 13; A$ z0 I& q0 [5 d
% W1 P8 s( Z8 w- f/ H8.XADC接口开发板引出了FPGA内部XADC信号(CON27),硬件及引脚定义如下图:1 w' |2 r1 C& g- d
5 n5 U' Y7 n" d8 @- j+ o G8 U* T![]()
T y: \$ F+ t ?图 14
( u" ~5 r' `$ @$ Z; j
- _+ T; H. H' |; R$ P![]() 图 15! ] l. ~9 a+ }5 c! X
, a$ i9 X( p4 q9 g' u* \
9.FMC接口开发板上引出了2个工业级FMC连接器(CON8、CON9),FMC-LPC标准。支持高速ADC、DAC和视频输入输出,硬件及引脚定义如下图:8 j' o9 c) k# n4 C
* i% C# I* G( j% s$ w1 h7 n
![]() 图 16
2 K/ x( m' _$ ?9 B3 l9 U9 K8 |" O4 x& {2 N7 e7 }) a
![]() 图 17 CON8
- r8 X( M5 \/ R/ w& U9 i% }# t* |1 F* }
![]() 图 18 CON91 @2 F+ _0 |% ?* {
4 Q2 T, @" X( j+ X* b9 H5 {3 v7 w10.PMOD接口开发板引出1个PMOD接口(CON10)。硬件及引脚定义如下图: R5 J4 H8 x6 c$ [
% j& y7 B% I3 G + T: R* D2 D7 T! p2 c. X
图 19
; a+ Q' [! c& n+ L6 A$ z4 ]2 d8 [! C. s8 Z1 J
![]() 图 20' K8 o j7 A5 x8 {
* x$ E J, {" Q |
|