TA的每日心情 | 开心 2020-7-28 15:35 |
|---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。+ o2 o" t7 F1 s
以C2000处理器TMS320F28069芯片为例,本文将介绍使用该工具生成封装库的方法。) \) L) d. `/ E1 K
Ultra Librarian的安装与bxl文件的下载
7 \4 n- T/ ]+ T9 p* e4 q; H# w6 qUltra Librarian软件可以在ti官网直接下载。在ti官网搜索TMS320F28069,在芯片主页打开质量与封装选项,页面下方可以看到bxl文件与Ultra Librarian软件的下载链接。3 }. Q0 F3 Q, I
0 A+ Q6 p7 N0 W E! k4 z
Ultra Librarian软件按照默认安装即可。
* I) ~9 Q5 k: F. p2 s0 J. `5 @, Z# Y5 m
TMS320F28069封装中,下载LQFP100为例。+ B' Y; c& O M) {7 C
9 K' Y* U5 T, S" O& S6 E
使用Ultra Librarian生成Cadence原理图与PCB封装
+ O/ D4 Q8 i1 t9 E' |Ultra Librarian可以直接打开bxl文件,其中左侧为PCB封装预览,右侧为原理图封装预览(上面还有一个3D封装,我不知道是哪里来的…)。
( h% j# t9 ]$ _- i x& o @" F; x. J9 C' N- f: n* L- B, ?
Ultra Librarian软件设置如下:其中勾选Cadence allegro选项,注意选择自己的Cadence软件版本,本文以16.6版本为例。该选项对应PCB封装;同时勾选Cadence Allegro Capture选项,该选项对应原理图封装。
- r( Z: P- n0 v$ \: d* T! c
9 }( v9 H1 T) ^% H- v8 v1 r 点击Step 3. Export to Selected Tools生成封装。PCB封装生成过程中,需要调用Allegro软件。处理过程可能比较长,请耐心等待。
8 t! M8 L8 B0 a- V: S! r( Y4 O' Q" d# w
PCB封装的处理以及加入3D模型
+ w: ?. J1 R; x) M0 D封装生成之后,可以打开Ultra Librarian输出文件夹(UltraLibrarian\Library\Exported\Allegro)中对应时间生成的文件,其中.dra .psm .pad文件均为必须文件,其中pz100代表中等密度封装,pz100-l代表高密度封装,pz100-m代表低密度封装。此时可以用Allegro软件打开dra文件查看具体封装。
4 E$ e+ E4 R4 r1 m- a# F
* @) }( O8 v( Q% p9 @6 v! V 为了便于整理,可以将上述文件复制到自己的封装库文件夹中,本文中将其复制到C:\Cadence\mypcblib目录下。
' }1 Y# d* r/ r5 D8 t( C9 j
( a* S6 @' Y- x ^/ y$ u; U6 O' } 为了使得PCB封装更接近于实际效果,可以下载其3D外形加入到封装中。这里推荐到3D ContentCentral下载3D封装。; W8 ~, M: v/ e( @, M2 u
搜索LQFP100,选择合适的器件。
2 u/ q n3 ^2 W/ d: i( e( _" K9 W0 d1 ]7 H' L( R7 @
打开器件页面,选择STEP文件下载并保存在3D封装文件夹中,本文对应为C:\Cadence\step。; l- T0 d! V) Z- K3 D
' X4 X5 Z! A- {: ?! N0 m* Z
打开Allegro软件,添加steppath路径。4 O. i2 j7 j6 I" W# n7 m" A
" x" n ], M3 ~ q, r% b) a% w Z" ]% I1 V
打开pz100封装,选择setup-Step Packaging Mapping,选择LQFP100并进行方向位置的微调,点击Save进行保存并退出。此时,如果Allegro调用该PCB封装,则会自动加载其3D模型。7 M/ V+ ]- F) z' w' B
6 Q1 G2 [8 F3 p) }* l( ]
原理图封装的处理
* {+ z) O' U9 n% |Ultra Librarian生成的封装需要经过Cadence导入方可使用。打开Cadence Capture软件,选择file-Import Design,打开UltraLibrarian\Library\Exported\orcad路径下对应的edf cfg文件,如图所示。' M6 U E* a6 t0 F' A5 w) c
8 Q8 d% }6 ]* d9 w* v$ m) P
生成完毕后,文件夹内会出现OLB,即为原理图库文件。为了方便起见,可以将库里的元器件复制到自建库中,同时指定PCB封装为pz100。
2 Y* C) p* S' I+ p+ s% o$ m6 i+ ?新建工程进行测试
. d( X+ S2 x, ]5 J. T新建一个工程进行原理图与PCB封装测试。
' m, U: x& }4 p5 Q% C* R( q( f6 o% Y* G( L' a( I" |
原理图中仅仅放置F28069,然后生成网络表并用Allegro软件打开。
$ u! Q' W- R( e( G1 G5 G# l+ w' @" \/ C/ t
此时可以在Allegro软件中对该器件进行放置,选择3D方式进行查看,可以看到器件的3D效果。2 U- p% ]) Z8 B. c# G' O' U
H! m0 s+ S/ t2 J. {
/ d5 L" Y; x+ y9 C# f W) f
3 }4 D ^, L' M% k2 V7 v6 k) f6 O) {. X
2 B2 D+ k: u, L ]+ W5 G: u3 s! M8 S7 K4 L
|
|