|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 electro_boy 于 2009-12-3 11:23 编辑 : v! l& z" @+ R. \' K0 q
3 r! ^( a% b3 ]* V1 |
我们现在的情况:3 C$ s" y- Z0 E, s) x5 o
1 为了降低功耗,我们用一个有源27M晶振同时给DSP和FPGA提供时钟,这样可以减少一个晶振。; d4 ^, Y# S) M: c
2 因为DSP和FPGA需要的电平为1.8V,所以把晶振的输出波形做了分压处理,如图所式。% g5 z4 r( J( Y. e$ L) e0 ~
. P: a5 _4 J: g) p7 m3 [, j( ^问题1:" d; i7 s- t, d7 U$ O
用电阻分压的方法使晶振的输出波形由3.3v转换到1.8v的办法是否合理,有没有问题?
/ d# H G! q& ?/ b问题26 f6 t# X; [- }4 i2 [: }- o, f4 {& _
用一个晶振同时给DSP和FPGA提供时钟的方法必然导致时钟线的延长,但是考虑到是有源晶振,不是两个脚的晶体,时钟线延长是否没有什么问题?时钟线的布线如图所示,时钟线从晶振到DSP的距离是27mm,到FPGA的距离是36mm. Z& b" [; M5 q' @3 @' G
+ O5 A( q0 n1 V. c# t( o) C4 b- R& ` 加亮的线是时钟的实际走线 |
|