|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
【分析】语句rREG_CLK_SRC0 = 0x10001111;中的0x10001111的来源2 n0 s" v+ }$ @9 h& Q2 }
, l, o" L/ w4 y0 u) z0 w+ q, u8 S4 r" E
- // 时钟控制器基地址
- #define ELFIN_CLOCK_POWER_BASE 0xE0100000
- // 时钟相关的寄存器相对时钟控制器基地址的偏移值
- #define CLK_SRC0_OFFSET 0x200
- #define REG_CLK_SRC0 (ELFIN_CLOCK_POWER_BASE + CLK_SRC0_OFFSET)
- #define rREG_CLK_SRC0 (*(volatile unsigned int *)REG_CLK_SRC0)
- // 5 设置各种时钟开关,使用PLL
- rREG_CLK_SRC0 = 0x10001111;
$ u" \' i4 p. B . {1 h9 L$ o! K+ L1 E9 S7 F
7 k+ |0 k9 [ U+ T/ b; X9 \, O
2 B8 T5 u1 j5 u* }6 ^2 ^7 g【方法】结合寄存器、时钟框图、代码三者综合分析S5PV210的时钟系统
@+ {; o1 ~3 Y6 Y0 B
) G8 x8 S. a5 ]& w
! q, o5 B3 x `( M5 T* g, f1 y7 Q
7 V/ b' P F! S+ t) k3 E# A2 F/ ]3 m6 x. O1 P4 X7 D! V
7 C; s' E; H5 S4 X7 Z; N# _
% e+ U0 Y$ b! X# }0 f: i" t( T& g' c$ |$ h5 e
" V9 g+ m* H, ^
|
|