找回密码
 注册
关于网站域名变更的通知
查看: 552|回复: 1
打印 上一主题 下一主题

指令集架构&arm内核&SoC&处理器&CPU&GPU关系

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-28 11:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
      指令集架构如:ARMv5、ARMv6、ARMv7-A/R、ARMv8-A [28]
' u7 ]3 `* M& _: }- R% Z' B. _% G( I  t+ D2 H$ F" u

. n5 o; G. M2 f) F# y* V       ARM内核如:ARM7、ARM9、ARM11(v6)、到cortex-A7、A8、A9、A12、A15(v7-A/R)、到cortex-A53、A57(V8)、A72、A73。缓存(cache)就是在内核中的[4]。这些内核又名公版架构,即ARM推出的通用的架构。* u; b0 ?8 S. `* Z# |

1 ~' H+ Q& y6 |  m$ `
; ~9 M( K* x- d! W2 U- h3 P" v$ ~4 }
       SoC芯片如:高通(Qualcomm)的骁龙(Snapdragon)820、821,835;麒麟950(4XCortex-A72+4XCortex-A53)、960(4*Cortex-A73+4*Cortex-A53);联发科的HelioX20、X25、X30;三星的Exynos8890、7420、5433等。还有如STM32(基于ARM cortex M3内核)
5 L- s% `# n5 S# h& d# s
( c/ y) I, ~; y9 [

1 J' E+ ]8 I: x$ ?8 c- k5 K" L      
游客,如果您要查看本帖隐藏内容请回复
. ^8 E1 q' J8 J$ Z- s, ~

% |2 p3 s, V# X6 S& V; t

: z7 {$ y+ I/ s4 f) Y* z: l
: z" n# ^# h& i" h

  n( B+ x$ t( F" u* T& z; D- |9 f* R: E: Q6 c+ G& Q
% L" h$ n+ B, m( a- L5 _! k
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 23:58 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表