找回密码
 注册
关于网站域名变更的通知
查看: 461|回复: 8
打印 上一主题 下一主题

请教如何设置让一个机械孔和动态铜相连?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2026-1-22 18:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有一个机械孔,它的周围顶层是动态铜的地网络,底层是动态铜的vcc网络,我希望它能和顶层的动态铜直接连接,有什么办法吗?谢谢!4 D0 F; }3 @, ?
  • TA的每日心情
    难过
    2026-4-2 15:52
  • 签到天数: 167 天

    [LV.7]常住居民III

    2#
    发表于 2026-1-26 09:54 | 只看该作者
    不太明白你的意思 ;直接用静态铜皮连吧

    点评

    就比如说,画的rj45的封装,连外壳的4个孔我画的是机械孔,但我想在pcb中让它和板子的动态地铜直连,有没有好点的方法  详情 回复 发表于 2026-1-27 23:20

    该用户从未签到

    3#
    发表于 2026-1-26 17:35 | 只看该作者
    设置一下规则能满足吗,机械孔本身就没有铜,杂连接

    该用户从未签到

    4#
     楼主| 发表于 2026-1-27 23:20 | 只看该作者
    wangmengsu915 发表于 2026-1-26 09:54: Z$ Z5 d7 V2 t; k# v& I
    不太明白你的意思 ;直接用静态铜皮连吧

    $ E8 i0 D  X# _) D1 v4 Z就比如说,画的rj45的封装,连外壳的4个孔我画的是机械孔,但我想在pcb中让它和板子的动态地铜直连,有没有好点的方法
    3 o, I$ O$ K. O8 o7 p1 Y% N. r

    点评

    机械孔估计是没有网络的吧 要么静态铜铺和动态地连上,忽略SHORT DRC ; 要么在原理图中把这4个孔赋GND网络  详情 回复 发表于 2026-1-28 07:55
  • TA的每日心情
    难过
    2026-4-2 15:52
  • 签到天数: 167 天

    [LV.7]常住居民III

    5#
    发表于 2026-1-28 07:55 | 只看该作者
    tangqianfeng 发表于 2026-1-27 23:201 H# Z' K3 H: \; }! G0 Y
    就比如说,画的rj45的封装,连外壳的4个孔我画的是机械孔,但我想在pcb中让它和板子的动态地铜直连,有没 ...
    , f/ I) v: H' O/ x8 d
    机械孔估计是没有网络的吧  要么静态铜铺和动态地连上,忽略SHORT DRC ; 要么在原理图中把这4个孔赋GND网络

    点评

    也只能这样了。。。。  详情 回复 发表于 2026-1-28 11:40

    该用户从未签到

    6#
     楼主| 发表于 2026-1-28 11:40 | 只看该作者
    wangmengsu915 发表于 2026-1-28 07:55
    7 Q4 t% |8 R/ i) N9 W机械孔估计是没有网络的吧  要么静态铜铺和动态地连上,忽略SHORT DRC ; 要么在原理图中把这4个孔赋GND网 ...

    + o9 D9 ^) L; T% ~也只能这样了。。。。
    - N4 i6 ]- `+ U! }4 @& {

    该用户从未签到

    7#
    发表于 2026-2-2 10:47 | 只看该作者
    编辑 pin 的属性,可以达到你想要的效果。
    3 {) V- {# J3 Q7 \5 |

    无标题abcdef.jpg (45.63 KB, 下载次数: 1)

    无标题abcdef.jpg

    点评

    感谢回复,但这样也有个问题,比如我的顶层敷铜的网络是GND, 底层敷铜网络是VCC, 如果设置为 no_void, 它是所有网络都不挖空,这样就会导致VCC, GND短路  详情 回复 发表于 2026-2-5 08:59

    该用户从未签到

    8#
     楼主| 发表于 2026-2-5 08:59 | 只看该作者
    gn165625076 发表于 2026-2-2 10:47
    9 B! G, Y0 k' T7 I5 @编辑 pin 的属性,可以达到你想要的效果。
    , ^8 N* j$ x  N, c6 m8 V& B
    感谢回复,但这样也有个问题,比如我的顶层敷铜的网络是GND,  底层敷铜网络是VCC, 如果设置为 no_void, 它是所有网络都不挖空,这样就会导致VCC, GND短路
    " N" ~8 @+ J* u" E, A( x
  • TA的每日心情
    开心
    2026-4-16 15:00
  • 签到天数: 143 天

    [LV.7]常住居民III

    9#
    发表于 2026-2-5 10:44 | 只看该作者
    非常规操作
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-19 00:11 , Processed in 0.093750 second(s), 32 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表