|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
基于protel DXP的信号完整性分析
4 [ J3 R* u6 r1 w. \1引言
9 ~! Z6 \& K. Q8 e信号完整性(SignalIntegity),是指信号沿导线传输后0 k9 G8 `) ?, z6 ]+ e+ D. M. i
的质量。随着高速电路的发展信号完整性问题变得越来越
3 Y( I/ p' ~1 B0 f4 d9 k突出,高速电路中,导线已经成为具有分布参数的传输线,+ q0 y! g+ j* H: r, |& J5 M
信号在传输线中传输时会出现诸如过冲(overshoot)、欠冲3 S( H9 e& s4 K3 N0 |/ I f
(undershoot)、振荡(ringing)、反射(eflection)串扰(cssalk)、6 E. [) [; b6 g! D" M: ?! ^
地平面反弹噪声(groundbounce)与同时开关噪声(SSN)等信
$ V3 j' r2 @) U4 k/ p R# z* a号完整性问题,尤其是在低电压高速系统中,信号完整性问5 U% i. H2 b- t$ c
题的存在,常常会引起电路的误动作,导致设备不能正常工
' R2 G4 m; i/ {3 W作。为了保证信号在传输后仍保持其正确的时序和电压,同
Q6 J( {4 C6 \1 k8 a7 `/ f时又能满足电路建立时间和保持时间的要求,必须解决好5 H- s/ j& y Q( m" l% L
信号完整性问题。* r. g* d2 N# r3 ~
1.1信号完整性的起因8 J0 d, q/ @2 a4 C% i
产生信号完整性问题的原因很多,- -般来说总结为以( m; l" l: V, Q0 M- F i
下几点。0 S; U( K9 ~0 y6 \ E i
首先是高速、高密度芯片的大量使用。- .般来说,在数
' ^; g* m4 { J字电路中,如果信号上升时间Tr小于4倍传输延迟时间6 j' t. m- ^- T6 j
Tpd,就会产生信号完整性问题;对于高密度芯片,当大量信
& Z$ k0 J, C9 l) n4 I; m+ i号同步切换时,会在电路板的地平面上产生较大的地弹噪) _3 D, k; `2 z7 J/ v: b6 l
声和同步开关噪声。2 H+ `' E7 p, k
其次,随着电路面积的减小,线间距减小,加剧了信号9 A0 l9 q! c9 |. n
; O2 S# a8 r! B. x, n
) e. S Z4 @# P# b- E6 {
+ u" g4 o% G( p' ~6 i* O |
|