找回密码
 注册
关于网站域名变更的通知
查看: 1030|回复: 12
打印 上一主题 下一主题

求教:传导骚扰测试超标如何解决

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-2-21 18:49 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 chenzhouyu 于 2017-2-21 18:52 编辑 ; f% k3 Y3 i5 d
+ O/ r& v% e' @, M9 s
大家好!
- y3 R  f% x8 o# t/ ^& y- F求教个问题,有个产品传导骚扰测试超标,晶体的频率是16MHz,超标的频点都是晶体的谐波频率。$ W" h$ |( H1 w4 G: H
是什么原因引起的呢?有什么办法可以解决吗?先谢谢大家!& ~9 C! K6 \# k4 G) s

8 l* }+ o5 r2 G3 @& H) @- \* `: ~$ x8 [! D' D

该用户从未签到

2#
发表于 2017-3-4 12:19 | 只看该作者
电源没处理好,每组加些偶合电容,还可以试试加电感、磁珠、MCU功耗都顶小可以串个2欧以上的电阻减小电源干扰。( S! g1 n1 N0 o5 x
如确认是晶振引起的,LAYOUT时晶振5MM方圆不走其他线

该用户从未签到

3#
发表于 2017-3-4 12:20 | 只看该作者
你直流电过啥传导

该用户从未签到

4#
发表于 2017-3-22 13:47 | 只看该作者
1.时钟加串阻;2.时钟并小电容;3.时钟内存参考平面化画单独的地平面。

该用户从未签到

5#
发表于 2017-3-31 10:54 | 只看该作者
晶振的GND,包含负载电容的GND不要和表层GND相连,走内层

该用户从未签到

6#
发表于 2017-3-31 11:06 | 只看该作者
看你的布局,晶振可以左挪,靠近IC一点。挺像晶振通过GND影响到整个GND 平面

该用户从未签到

7#
发表于 2017-3-31 15:05 | 只看该作者
晶振靠近IC,表面的线尽快短,晶振下不要布除地以外的信号线。

该用户从未签到

8#
发表于 2017-4-6 15:16 | 只看该作者
感觉你的晶振可以放在离IC更近的位置。晶振范围内不要铺铜,不要走线。

该用户从未签到

9#
发表于 2017-4-21 11:47 | 只看该作者
可以查看下PWM部分电路

该用户从未签到

10#
发表于 2017-4-27 19:19 | 只看该作者
问题解决了吗?大家也都是猜猜看的,不知道究竟怎么解决的,呵呵!

点评

我换8M晶体就好了  详情 回复 发表于 2017-4-27 22:33

该用户从未签到

11#
 楼主| 发表于 2017-4-27 22:33 | 只看该作者
eddiemoon 发表于 2017-4-27 19:19
1 Z3 c7 k8 u6 m( w. S$ p% p问题解决了吗?大家也都是猜猜看的,不知道究竟怎么解决的,呵呵!

6 M4 c: ?: B" W# Y我换8M晶体就好了
8 e. f6 t( I" ]; i( u2 {

该用户从未签到

12#
发表于 2017-8-29 16:18 | 只看该作者
最简单可行的办法就是降低晶振的频率
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 17:40 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表