|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录% y8 ?! u& s6 B5 d" g+ [
第1章 概述
8 e9 e9 X; N6 T. i0 n) m1.1 EDA技术的发展
# q/ Z/ R3 s; t8 S1.2 硬件描述语言
, ~* j( Z. B: L- D9 ^# H& G1.3 可编程逻辑器件与专用集成电路
0 P, x- Z! h6 ~; [8 a1.4 数字系统设计方法8 G# W1 s% j& ^4 J* H
1.5 EDA设计工具的选择8 W0 N( z$ W1 g6 Z* f$ j! d8 ^
思考题和习题一/ D4 g! P. P! N7 |$ I3 O
第2章 Verilog HDL基础7 @# C2 O9 a$ ?
2.1 Verilog HDL的基本语法规则0 I, [$ O; C1 y- p7 ^
2.2 Verilog HDL运算符
& Y' F/ k' a; K! j! s2.3 Verilog HDL程序的基本结构
: `$ u) `' k# G, p: p9 Y7 Q$ ]2.4 逻辑功能的仿真与测试
+ V3 }( f& }2 x( A6 k: \思考题和习题二
& M1 T% h& ~9 s- j/ ]1 F: O4 C第3章 Verilog HDL常甩建模方式2 e( _- r. B3 g6 ^
3.1 Verilog HDL结构级建模! v, J/ h" x: P6 T
3.2 Verilog HDL数据流建模
/ E; A) W" _" i6 m7 C( X3.3 Verilog HDL行为级建模. R" \- X* L1 a; i: w
3.4 Verilog HDL函数与任务的使用) s7 P2 }& Z! F6 Y: K
思考题和习题三
2 z. _0 x8 w' B8 O* v; v第4章 有限状态机设计
* l$ @* w: d6 [' y7 s& x* k4.1 状态机的基本概念, {/ N7 K! w/ t0 ~2 I/ L& R4 F {7 l- R
4.2 基于Verilog HDL的状态机描述方法
6 y }* b [8 V; l4.3 状态机设计中的关键技术
4 l! M8 [7 c# U0 Y6 |9 q6 l' y! l; u: u4.4 状态机设计举例
0 a- J. [2 Q/ _第5章 Altera公司的cpld/FPGA) T5 `! y1 j' _$ E) R' g; e
第6章 Altera FPGA器件的配置
, R" y! ]# e+ g9 p第7章 Quartus Ⅱ6.0软件的使用' V3 ?8 h& S$ K. B0 q$ J
第8章 数字电路与系统的设计实例
5 s4 l3 i0 _- c" d第9章 异步串口通信及UART实现
3 q9 O5 {! j" C: {7 t( B0 `第10章 数字电路与数字系统实验
- Z0 P% ^( p" p附录A Verilog HDL关键字
6 l3 W+ a: z! _! W; g( P4 W9 b附录B 常用EDA软件使用指南% G, F. P, z' ]* z7 R" N" _& H
附录C Altera DE2开发板的使用说明
; ?% T& }- z' n/ D |
|