找回密码
 注册
关于网站域名变更的通知
查看: 2144|回复: 10
打印 上一主题 下一主题

ALLEGRO相对延时在有多个DDR时候,如何调整?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-4-21 16:57 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 kevin890505 于 2014-4-21 16:59 编辑
3 }1 |& K) v& z/ D
* Q; w- j$ y% M- w3 e各位好,由于以前一的PCB基本都用一片DDR,用相对延时没什么问题,这次一块板子有6个DDR,在调整线长时候遇到疑惑:, e2 Q9 c6 x9 D( B

* h! i8 K: Y/ t" O& e 以IPC比赛PCB为例,图中主芯片U1,DDR为U2,U3,U4,U5设置相对延时,分别是U1-U2,U3,U4,U5的pinpair,然后找到最长的作为target。/ s0 n3 S: m( w  m
8 Q- P6 w! s* W
但是在开始调整后,有点头晕了。信号方向是U1-U2,U3,U4,U5.那么我调整线长需要从哪边开始?  实际尝试中,我不管先调整图中U1-U5最短的线,还是U1-U2最长的线,但是都出现图3的现象,.我知道这个DRC是由于U1-U2,U3,U4,U5,公用某一段走线,然后其中其他还有某几段没满足延时要求导致,但是实际操作中,我觉得应该是从最短的线开始的。但目前还是不知道怎么解决这一纠结。请问怎么才是正确的做法(target已确定,约束正确),到底需要先调整那一段才不会出现这种现象?
( n, p0 J, o8 O/ ^图中黄色为target,另一个红色箭头指向的是正在调整的线。
0 q4 F0 P$ o+ }5 C" c+ `$ w" |+ L5 h% m1 E/ b. w6 {( T& v

A1.jpg (250.04 KB, 下载次数: 2)

A1.jpg

A2.jpg (253.27 KB, 下载次数: 3)

A2.jpg

A3.jpg (10.08 KB, 下载次数: 3)

A3.jpg

该用户从未签到

2#
发表于 2014-4-21 20:04 | 只看该作者
你地址线的拓补结构是双T的吧?

该用户从未签到

3#
 楼主| 发表于 2014-4-21 20:35 | 只看该作者

RE: ALLEGRO相对延时在有多个DDR时候,如何调整?

菊花链,就是IPC比赛那个,T型的我弄过。

该用户从未签到

4#
 楼主| 发表于 2014-4-22 09:16 | 只看该作者
没人知道么?跪求zhangsenzhixing版主解答,不胜感激。

该用户从未签到

5#
 楼主| 发表于 2014-4-22 12:50 | 只看该作者
问题已解决

该用户从未签到

6#
发表于 2014-4-23 11:54 | 只看该作者
如何解决说说呗

该用户从未签到

7#
发表于 2014-5-28 13:35 | 只看该作者
/ i: S9 Q7 {; u
如何解决说说,可以提供点意见 供我们以后参考啊

该用户从未签到

8#
 楼主| 发表于 2014-5-28 14:09 | 只看该作者
还是从最短的一根开始调整,找好target   然后调整的时候必然不能依次调整到绿色的,只需要调整的临界点即可,然后慢慢休整。

该用户从未签到

10#
发表于 2014-5-29 01:35 | 只看该作者
先在cmgr里面把后五个的tolerance设成非常大,就肯定是绿色得了,这时把第一组调绿,之后就别动了
  d6 Y$ P, x8 c# j5 p% L然后把第二组改小(正常要求),调第一组到第二组的线,把第二组调绿。6 w/ M* ?0 e( |: d8 z' u
然后第三组、第四组。。。。。' P! p, V+ S) z1 k# E
n组都无所谓了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 12:23 , Processed in 0.187500 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表