找回密码
 注册
关于网站域名变更的通知
查看: 1938|回复: 22
打印 上一主题 下一主题

以太网接口问题求助

[复制链接]
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2015-9-23 15:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    问题描述如下:' v! R% l" L2 Y
    项目是分两个部分,一个核心板,一个接口板。问题就是我那个网口芯片(AR8031)在那块板上合适,分别会有什么问题,网络后期会用到千兆,所以对这个比较在意。
    ; i+ u8 a6 r# L) f1 n1、ar8031 在核心板上,然后引出的4组差分线通过FPC接插件接到 接口板 上,然后在接到 网口变压器上;4 Y0 q& C" n: a" A5 ?
    2、核心板直接引出 网络接口线  通过FPC接插件到 接口板上,然后到AR8031,之后到接口板的网络变压器上。: j; J/ A8 z9 M* c
    8 H: V$ }( d9 b) v, H& u* M
    这两个方案有什么大的问题没有,另外哪种比较合理,希望大伙讨论下,最好说明理由" X5 X9 D1 t  o7 ~  v! y+ f9 C
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    推荐
     楼主| 发表于 2015-9-23 17:27 | 只看该作者
    fallen 发表于 2015-9-23 17:16
    ) t6 R% ^0 L% s( \0 ~7 m模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。. t$ Z# }# U* l  l
    你要把网络的弄的太长了或者转接 ...

    " j4 j, E% ?' c* H5 C! D这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可能会到30mm,这样的长度对RMIL来说影响不会太大么   而且这些线发送和接收组内最好是等长吧    他这个频率最大125M  那么这个传输线必然会对其他信号有干扰吧   所以这个传输线我最好得加个屏蔽什么的
    6 q0 z- e5 @4 S' C9 ?% u' F  H! Z) V3 [5 H" L/ {/ \" S7 r

    点评

    RMII,百兆,CLK应该是在50MHZ 如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。  详情 回复 发表于 2015-9-23 17:35
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    推荐
     楼主| 发表于 2015-9-25 08:55 | 只看该作者
    zlpkcnm 发表于 2015-9-24 16:129 o& b& }+ O; N8 {; e. d
    第二种~~~~第一种你会知道什么叫住丢包严重,你会知道很失败~~~而且第一种很可能对EMC影响大

    7 w6 k) |* A1 {; G. c按照我的理解  第一种差分线对EMC影响应该最小  而且应该会好控制
    7 P7 ~( K) C+ }7 [$ a第二种上边都是高速的收发线   引线必然会当天线使 而且结构上这些个接线是从DDR上方过去的   & O0 C8 n$ Q! D* P# `; u
    当然可能我的理解有误  
    , l# ~" ~6 _6 v6 P! ?4 e一开始使用第一种主要就是想差分对的EMC好控制   没想和网口变压器距离远近到底什么情况这个问题
    " K$ c6 m" l9 O6 y- J
    8 q6 M( {" L7 D4 j0 C! k

    点评

    差分高速信号走内层,EMC很好控制;如果走表层好像有问题 我个人认为差分线平面,差分线外的磁场比较弱,因为两条线电平相反,但是两条线之间的磁场是增强了的。所以我认为差分线之间垂直于PCB板的磁场很强,  详情 回复 发表于 2015-9-25 09:34

    该用户从未签到

    推荐
    发表于 2015-9-25 09:34 | 只看该作者
    liuxiang5119 发表于 2015-9-25 08:55- F/ {6 @. u+ [9 S4 l
    按照我的理解  第一种差分线对EMC影响应该最小  而且应该会好控制
    ) U: B8 z" F! E8 j) M* C" O第二种上边都是高速的收发线   引线必 ...

    9 m* L1 h' W9 [5 _* [. S( c6 b差分高速信号走内层,EMC很好控制;如果走表层好像有问题
    . ~, N/ K4 M9 Y% o
    ! `9 [$ X' U+ n. Y$ a" d
    ( O9 E9 i# H5 f
    3 i3 I: L" {4 M$ k2 z我个人认为差分线平面,差分线外的磁场比较弱,因为两条线电平相反,但是两条线之间的磁场是增强了的。所以我认为差分线之间垂直于PCB板的磁场很强,两条线产生的叠加了。那么差分线过度(太长)放在PCB表层会引起EMC问题。这是我个人理解。
    8 e* W% ?+ p8 X9 A

    点评

    理解这个现象 但是实际应用是差分线在PCB上走线大概在5cm左右,然后经过接插件到接口板上,而且接插件上的接线是可以做屏蔽处理的,总比十几根高速线引出去好吧(个人感觉), 但是现在好多事说第2种好点,这样网  详情 回复 发表于 2015-9-25 13:31

    该用户从未签到

    2#
    发表于 2015-9-23 16:07 | 只看该作者
    显然是2,没啥好说的。

    点评

    额 好直接 不过可以给稍微解释下么 现在是用的第一种方案,我想给改第二种,涉及到结构什么的变动,所以必须要有一个确定的解释,解释这样的好处以及原先方案的问题。  详情 回复 发表于 2015-9-23 16:37

    该用户从未签到

    3#
    发表于 2015-9-23 16:16 | 只看该作者
    版主已经说了是2,这就是2啦;至于理由的话,很显然PHY尽量离CONN近一点比较好
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    4#
     楼主| 发表于 2015-9-23 16:37 | 只看该作者
    fallen 发表于 2015-9-23 16:07
    # p! \& _. _/ ?/ d! V9 q- X$ |显然是2,没啥好说的。
    / ~. z+ W8 w. N: K) X' J
    额   好直接    不过可以给稍微解释下么     + ?) k2 l0 z+ ]- R; l1 r+ M
    现在是用的第一种方案,我想给改第二种,涉及到结构什么的变动,所以必须要有一个确定的解释,解释这样的好处以及原先方案的问题。4 E' ]% @! h" l8 ]( O% {- D

    " T% o* J5 J6 {. ]2 T, ^  s

    点评

    模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。 你要把网络的弄的太长了或者转接几次是不好的选择。  详情 回复 发表于 2015-9-23 17:16
    因为现在公司自己测试只有百兆的网络,所以测试不会有什么问题,关键后期实际现场用是千兆,担心会有其他问题出现  详情 回复 发表于 2015-9-23 16:38
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    5#
     楼主| 发表于 2015-9-23 16:38 | 只看该作者
    liuxiang5119 发表于 2015-9-23 16:37
    / P; u  @1 c1 q3 \* T额   好直接    不过可以给稍微解释下么     2 {* ^0 d9 k% q, Q' R
    现在是用的第一种方案,我想给改第二种,涉及到结构什么的 ...

    + p; S: P3 t' ?  G因为现在公司自己测试只有百兆的网络,所以测试不会有什么问题,关键后期实际现场用是千兆,担心会有其他问题出现7 g* |8 V5 S% n; A. h

    该用户从未签到

    6#
    发表于 2015-9-23 17:16 | 只看该作者
    liuxiang5119 发表于 2015-9-23 16:37
    0 F$ K# h) k+ r. U/ x* D; X额   好直接    不过可以给稍微解释下么     : @: [+ {0 [; C" u+ u$ x+ c- ~
    现在是用的第一种方案,我想给改第二种,涉及到结构什么的 ...
      y" {& `/ I  y. W2 J
    模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。
    1 u: P7 Y2 S* @' R9 Q) G2 f' S你要把网络的弄的太长了或者转接几次是不好的选择。
    8 f1 m: _8 B1 y7 {

    点评

    这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可能会到30mm,这样的长度对RMIL来说影响不会太大么 而且这些线发送和接受组内最好是等长吧 他这个频率最大  详情 回复 发表于 2015-9-23 17:27

    该用户从未签到

    8#
    发表于 2015-9-23 17:35 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:27& F% D* c) b+ k
    这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可 ...

    # z! c  |% ^- z. lRMII,百兆,CLK应该是在50MHZ- o% Z1 [: [1 p% Z; T
    如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。
    3 e! g) O8 Z+ O) v; t% o6 U$ r

    点评

    这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M  详情 回复 发表于 2015-9-23 17:38
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    9#
     楼主| 发表于 2015-9-23 17:38 | 只看该作者
    fallen 发表于 2015-9-23 17:35
    : E3 h* F1 y' o4 eRMII,百兆,CLK应该是在50MHZ
    9 n$ K& g( f! e4 i/ n7 L/ ?. |) [如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。
    % {9 X2 U' o! y; ^& W$ r7 O
    这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M  0 _4 e( a, N6 n0 L" \" c* X" a
    / \3 k( O# x# B6 O3 o

    点评

    原因版主说了。 信号方面,实际弄过RGMII,SSSMII,MII走个30cm刚刚的,QSGMII都有30cm左右,这些虽然不一样,但以此类推,只要线长误差不太大,你那随便整了,不过还是可以整个组内等长,和其他信号拉开到5W间距足矣  详情 回复 发表于 2015-9-23 22:49
    没事,放心大胆的弄。SDRAM的CLK 166M的都是随便画,当然这跟芯片的时序也有关系。你只要按照一般原则处理好了,是没有问题的。  详情 回复 发表于 2015-9-23 17:58

    该用户从未签到

    10#
    发表于 2015-9-23 17:58 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:380 |' ?" d* c9 R. s
    这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M

    8 e9 w3 H7 l' P6 T没事,放心大胆的弄。SDRAM的CLK   166M的都是随便画,当然这跟芯片的时序也有关系。你只要按照一般原则处理好了,是没有问题的。
    9 m* e7 D# B# |. e. v% J
  • TA的每日心情
    无聊
    2019-11-20 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
    发表于 2015-9-23 19:41 | 只看该作者
    有条件的话,可以做下网口一致性测试,看看。

    该用户从未签到

    12#
    发表于 2015-9-23 22:49 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:38: V* [4 {0 z7 D& @
    这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M

    2 {! H- L; P4 }1 y; F8 _3 L3 `1 ~/ _$ b% D原因版主说了。  C% q2 w. @9 [' q9 J' [
    信号方面,实际弄过RGMII,SSSMII,MII走个30cm刚刚的,QSGMII都有30cm左右,这些虽然不一样,但以此类推,只要线长误差不太大,你那随便整了,不过还是可以整个组内等长,和其他信号拉开到5W间距足矣,多层板子就走到内层去,稍微注意下,相出问题都难。
    4 u! J# x& j& P

    该用户从未签到

    13#
    发表于 2015-9-24 08:17 | 只看该作者
    学习的漂过

    该用户从未签到

    14#
    发表于 2015-9-24 16:12 | 只看该作者
    第二种~~~~第一种你会知道什么叫住丢包严重,你会知道很失败~~~而且第一种很可能对EMC影响大3 w9 K5 Y7 A9 b# Z, i

    点评

    按照我的理解 第一种差分线对EMC影响应该最小 而且应该会好控制 第二种上边都是高速的收发线 引线必然会当天线使 而且结构上这些个接线是从DDR上方过去的 当然可能我的理解有误 一开始使用第一种主要就  详情 回复 发表于 2015-9-25 08:55
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-18 22:54 , Processed in 0.109375 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表