找回密码
 注册
关于网站域名变更的通知
查看: 11475|回复: 15
打印 上一主题 下一主题

tDQSS和tDQSCK区别是什么?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-3-8 17:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有谁知道tDQSS和tDQSCK两个参数的区别是什么?看时序图感觉差不多啊

点评

支持!: 5.0
支持!: 5
提示:DQS 是個雙向訊號!^_^  发表于 2016-3-9 16:28

该用户从未签到

2#
发表于 2016-3-9 16:26 | 只看该作者
本帖最后由 超級狗 于 2016-3-9 23:28 编辑
1 z! w; k8 {0 v2 ^: m' q
' [* M$ o8 b5 k, y( |tDQSS5 M7 r3 m+ {/ l! s( M5 @6 |9 H1 Q
DQS, DQS# rising edge to CK, CK# rising edge
" o6 y* N; n0 R# u0 [6 w$ j
$ G0 `8 J* Z# E3 k1 R: itDQSCK' p! j, @+ g$ u2 f6 I6 c; o
DQS, DQS# rising edge output access time from rising CK, CK#- o5 s# e7 ?% r7 g2 `: @
# z% X# L4 }: ]" S7 V& G* x2 B
Data Strobe (DQS and DQS#)
+ K1 f; f: Q/ Z, i3 e) AOutput with read data, input with write data. Edge-aligned with read data, centered in write data. DDR3 SDRAM supports differential data strobe only and does not support single-ended.* ]5 o1 R3 i1 o
' n1 B; \. Y* l# s! [6 D
這是洋文兒,挺不好懂滴,尤其是對我這個「菜英文」。' R0 w  \/ Z2 k
3 F: e6 Y, [. ^" i

2 K5 T" N3 g% \2 V6 A

点评

些大神赐教。  详情 回复 发表于 2016-3-9 18:30

该用户从未签到

3#
 楼主| 发表于 2016-3-9 18:30 | 只看该作者
本帖最后由 超級狗 于 2016-3-9 23:51 编辑 : c0 i: o" L% m( Y% X8 j, a
超級狗 发表于 2016-3-9 16:26
: w/ j4 `# Y. ~8 ^* _tDQSS
0 X  j9 U: @$ R+ y2 S3 MDQS, DQS# rising edge to CK, CK# rising edge

( ?$ R4 J4 T% z+ d謝大神赐教。2 V4 t+ U& V/ c2 S& s  \

点评

這樣你就懂了?  详情 回复 发表于 2016-3-9 21:17

该用户从未签到

4#
发表于 2016-3-9 21:17 | 只看该作者
本帖最后由 超級狗 于 2016-3-9 23:51 编辑
: O" X! U  c+ v1 j: g' F
kobeismygod 发表于 2016-3-9 18:307 h8 G# ?* ?- C, N3 F3 Y1 ~" B
謝大神赐教。
  O. U- n  ?) D
這樣你就懂了?1 E1 t0 \" q* b5 k- U& m  I
( y7 t' y2 U- V. k) R

' X" K$ D) |3 i2 U  y& P

该用户从未签到

5#
 楼主| 发表于 2016-3-10 09:32 | 只看该作者
是不是说TDQSS是write时候DQS和CLK的时序要求,TDQSCK是read的时候DQS和CLK的时序要求,因为DQS在读写过程中分别由controller和memory分别发出的,所以需要两个时序参数对它和CLK的关系进行约束?我没理解错吧

点评

支持!: 5.0
呵呵,这只能算是你们知识海洋中的沧海一粟,危机意识太重了。  详情 回复 发表于 2016-3-10 13:38
支持!: 5
你那麼聰明做什麼?以後我和黃金狗大得沿街要飯了。>_<|||  发表于 2016-3-10 11:48

该用户从未签到

6#
 楼主| 发表于 2016-3-10 13:38 | 只看该作者
kobeismygod 发表于 2016-3-10 09:32
& ]& n2 f' m4 v6 E8 L9 w是不是说TDQSS是write时候DQS和CLK的时序要求,TDQSCK是read的时候DQS和CLK的时序要求,因为DQS在读写过程 ...
9 o% v# M* r+ V1 T( [! K
呵呵,这只能算是你们知识海洋中的沧海一粟,危机意识太重了。% g% X8 H; y) m. i/ s2 M% u0 h

点评

支持!: 5.0
正好还有一处不明白,我看到TDQSS的范围是+/-0.25 Tck,而TDQSCK的范围是+/-xxx ps,这是为何?请大神指点  详情 回复 发表于 2016-3-10 18:05
支持!: 5
並沒有!我也是在你發問之後,花了兩天看芯片資料和 JEDEC 標準。^_^  发表于 2016-3-10 17:17

该用户从未签到

7#
 楼主| 发表于 2016-3-10 18:05 | 只看该作者
kobeismygod 发表于 2016-3-10 13:38  y" o8 z! j# a' B' `6 S
呵呵,这只能算是你们知识海洋中的沧海一粟,危机意识太重了。
2 ?7 G( K1 ?( c9 q4 m, m! M
正好还有一处不明白,我看到TDQSS的范围是+/-0.25 Tck,而TDQSCK的范围是+/-xxx ps,这是为何?请大神指点
6 x, y, H4 X: g) T. F) B

点评

不常在這個版塊,既然看到了,就說明一下。 對 SDRAM 顆粒而言,在寫資料時 DQS 是由 Controller 送過來,當 DQ 的 Strobe,但對整個 Bus 而言,兩者都是對齊 CK 在運作,理想而言是希望 DQS 與 CK 的升沿是對齊  详情 回复 发表于 2016-4-1 06:52
我不是做 DRAM 芯片設計的,但有一個合理的推測,大哥這麼聰明也可以再想一下。 一樣是從我貼的那幾句洋文兒做思考,然候我也給一個提示。 提示︰一個訊號從自己芯片發出來,和從別人芯片發過來,會有什麼差別  详情 回复 发表于 2016-3-10 23:39

该用户从未签到

8#
发表于 2016-3-10 23:39 | 只看该作者
本帖最后由 超級狗 于 2016-3-10 23:46 编辑
  X" c  m& `. m% V7 `) H
kobeismygod 发表于 2016-3-10 18:05
0 |+ y1 B0 L/ B6 x( `* }正好还有一处不明白,我看到TDQSS的范围是+/-0.25 Tck,而TDQSCK的范围是+/-xxx ps,这是为何?请大神指点 ...

# F3 h* ], Z$ |8 {0 `. T我不是做 DRAM 芯片設計的,但有一個合理的推測,大哥這麼聰明也可以再想一下。
- |. `/ F  b) F- j
0 d7 r; s" V* n- d6 ?7 ?( o& n; X6 C" D一樣是從我貼的那幾句洋文兒做思考,然後我也給一個提示。
, C1 ~% O. ^7 V, g$ {
% w  Y  `1 ]% g) R4 ?  S) u! M+ A& w提示︰一個訊號從自己芯片產生發送出來,和從別人芯片發送過來,會有什麼差別?' w5 W9 i2 l- k9 u. _0 w
8 u; F/ L& q. m
2 u7 i) n* ^6 m1 V

点评

难道是写的时候controller发出CLK和DQS之间的相位是可以自己控制的,而读的时候memory不能控制DQS与CLK的相位,所以只能用延时来约束?小弟实在愚钝,还请大神明示。  详情 回复 发表于 2016-3-11 10:05

该用户从未签到

9#
 楼主| 发表于 2016-3-11 10:05 | 只看该作者
超級狗 发表于 2016-3-10 23:39
# N; p: X! q2 K5 `1 f% ^7 y: p我不是做 DRAM 芯片設計的,但有一個合理的推測,大哥這麼聰明也可以再想一下。
# L, L, M8 x5 p5 n+ s! c3 ?; ?. g; X* M1 ]2 f" h, R7 j! M& }* U
一樣是從我貼的那幾句 ...
* D  ]! r* E' }' g2 _& e
难道是写的时候controller发出CLK和DQS之间的相位是可以自己控制的,而读的时候memory不能控制DQS与CLK的相位,所以只能用延时来约束?小弟实在愚钝,还请大神明示。

点评

支持!: 5.0
支持!: 5
不用想那麼難,簡單些就可以………不曉得這一招能不能混到明年?>_<!!!  发表于 2016-3-11 12:01

该用户从未签到

11#
发表于 2016-4-1 06:52 | 只看该作者
kobeismygod 发表于 2016-3-10 18:05
0 ]7 n) M5 x- q7 ?1 h' J7 U0 `正好还有一处不明白,我看到TDQSS的范围是+/-0.25 Tck,而TDQSCK的范围是+/-xxx ps,这是为何?请大神指点 ...

, }2 I, z4 S1 Y( {2 Y# X不常在這個版塊,既然看到了,就說明一下。
9 ]2 N5 ~. h: `' P( }: a  y/ R% j
7 B) [0 @% @, a) }+ G+ ]對 SDRAM 顆粒而言,在寫資料時 DQS 是由 Controller 送過來,當 DQ 的 Strobe,但對整個 Bus 而言,兩者都是對齊 CK 在運作,理想而言是希望 DQS 與 CK 的升沿是對齊的,但是這牽涉到 Write Leveling 的一些限制 (說明很複雜) ,所以 DQS 與 CK 可能不是對齊的,而 tDQSS 就是限制這個 "不對齊" 的容許最大最小值。由於顆粒有不同速度,而這個規格是 Clock base 的,所以它就以 +/- 0.xx CK 來規範。2 q" M4 f. K/ Q- u
/ U& ^# d) a8 f- X$ s8 [$ ^0 W- A
而 tDQSCK 是讀的規格,讀時因為 DQS 是 SDRAM 控制輸出的,  tDQSCK 也是在限制說明 DQS 與 CK 的對齊狀況。此時 CK 還是 Controller 控制的,所以這個規格是在限制SDRAM 顆粒收到 CK 後送出 DQS 及 DQ 的時間差,這是 DRAM 顆粒內部的準備時間,所以可以用絕對時間表明。
) d8 a$ ~$ h6 y# k8 V5 j
( C& {6 |  K: n' o- b

点评

谢回复,  详情 回复 发表于 2016-4-1 13:50

该用户从未签到

12#
 楼主| 发表于 2016-4-1 13:50 | 只看该作者
Head4psi 发表于 2016-4-1 06:52
7 P* X3 J" O3 |& p5 J4 C不常在這個版塊,既然看到了,就說明一下。0 ]  Q' B) }8 o4 V

5 o3 s* i9 m! m7 [, c4 u: j對 SDRAM 顆粒而言,在寫資料時 DQS 是由 Controller 送過 ...

( O+ {* ^. P! [* D! D" N谢回复,
* I% p% m; y  k
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 00:17 , Processed in 0.171875 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表