|
|
等长什么?你准备布线DDR2?DDR3?
- P; m v3 G* S I
b# ^$ q1 Y" ^你查查资料,看看微带线传输延时公式和带状线传输延时公式,有的资料我也看过,他们实验过绕线也会增加延时比如蛇形走线等。/ r$ D( L7 J) C
; u9 \$ t- }% u, `5 L假设一个FPR4线路板 走线外层延时是150ps/inch,也就是150ps/25.4mm,约6ps/mm。9 s" K. _/ `! B9 m4 @* T
1GHz的信号周期1ns=1000ps。
% S9 M& b/ F; g X2GHz的信号周期500ps。
+ ^8 A0 Y/ B# x* i' F& C" R: q8 Y- L9 M
你自己算算看差个5mm就有30ps延时差别,这个30ps在1000ps,500ps的周期信号里面分别占3%和6%。
$ ]$ c$ N3 P+ d% X7 A, Z那些要中心对称的还是IC内部调节的我就不知道了。
% C: P: ^9 {3 c+ p9 E# y+ ]5 G# I
数据无非被时钟边沿触发入IC内部,你要满足建立保持时间,你往这些方面多想想。- ~3 ^ l, W6 S7 i9 G
" [, X5 V! q8 Z% M8 f5 K
$ k2 V( f$ h7 F$ Z+ z9 C6 `
6 \0 n" o+ P8 t1 t' L2 q2 L0 [) ]* r+ ^" e# m" A- j
|
|