找回密码
 注册
关于网站域名变更的通知
查看: 1601|回复: 10
打印 上一主题 下一主题

DDR Flash 布线处理

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-6-4 17:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,请教一下,DDR flash里面的DQS线必须包地处理吗?
. `1 |8 N; U: g# f0 t) Z空间实在有限,请大家支招。。

该用户从未签到

2#
发表于 2012-6-4 21:12 | 只看该作者
本帖最后由 wwddss_1976 于 2012-6-4 21:22 编辑 ' Z- L, L$ t. Y6 K( \

! n: t& x; g7 [/ u# Y4 y, g. D不需要,不知道你用几层板,最好地址和数据分组分层布线,并加大各分组间间距就行,参考 DDR2_Layout指导手册.pdf (782.95 KB, 下载次数: 194)

该用户从未签到

3#
发表于 2012-6-4 22:40 | 只看该作者
wwddss_1976 发表于 2012-6-4 21:12 ! l. ]% i" |; \+ g% k! O! z
不需要,不知道你用几层板,最好地址和数据分组分层布线,并加大各分组间间距就行,参考

4 A/ F+ P8 }9 R" D0 P  b好东西呀

该用户从未签到

4#
 楼主| 发表于 2012-6-5 09:00 | 只看该作者
wwddss_1976 发表于 2012-6-4 21:12 0 T0 U- V) ~; q' H' L5 s! R+ \
不需要,不知道你用几层板,最好地址和数据分组分层布线,并加大各分组间间距就行,参考
0 ]" [9 W1 R( h; w
DDR Flash 8位的,只有8根IO,其他就是控制线啊。
  t; Z/ }5 l1 }: ]我用的是四层板。

该用户从未签到

5#
发表于 2012-6-5 09:04 | 只看该作者
应该用到不止一颗,至少两颗吧,然后才有分组的概念。

该用户从未签到

6#
发表于 2012-6-5 09:52 | 只看该作者
多层板不用包地,双面板因为参考层很远所以使用包地进行阻抗控制

该用户从未签到

7#
 楼主| 发表于 2012-6-5 15:39 | 只看该作者
rx_78gp02a 发表于 2012-6-5 09:52 + ^- p; u/ Y" J# J+ b9 ^! G, ]
多层板不用包地,双面板因为参考层很远所以使用包地进行阻抗控制

9 {2 M- W5 S* w6 }9 C& T4 PDDR FLASH的DQS线要进行阻抗控制?是50ohm吗?! @: d5 l% O& K" ?
另外我的IO,做到间距5mil,有没有问题呢?
" D  F7 L" f+ O( `谢谢

该用户从未签到

8#
 楼主| 发表于 2012-6-5 15:40 | 只看该作者
lilinyf 发表于 2012-6-5 09:04
1 @7 |" h2 k- ]应该用到不止一颗,至少两颗吧,然后才有分组的概念。
0 R$ [* k  e. B/ E% m# U- m$ D( h4 }
恩,我走的星性拓扑,打孔,分别连接到了两片Falsh。

该用户从未签到

9#
发表于 2012-6-5 22:11 | 只看该作者
Flash可以,DDR2最好是用菊花链或是飞线拓扑结构

该用户从未签到

10#
发表于 2012-6-5 22:14 | 只看该作者
静音 发表于 2012-6-5 15:39
+ E# T+ N7 J6 k' I1 z# J$ T/ MDDR FLASH的DQS线要进行阻抗控制?是50ohm吗?3 D5 e1 T) L& ]
另外我的IO,做到间距5mil,有没有问题呢?2 c5 e" E  q9 _# P3 d# T
谢谢
. r( O- b9 J9 r3 Q7 ?' ^
FLASH好像没有阻抗要求,DDR2是50ohm;间距5mil一般是没有什么问题的,不过铜厚好像只有0.5OZ,咨询你的PCB制作技术人员。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 10:07 , Processed in 0.187500 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表