|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在完成MOS管芯片在制作之后,需要给MOS管芯片加上一个外壳,这就是MOS管封装。该封装外壳主要起着支撑、保护和冷却的作用,同时还可为芯片提供电气连接和隔离,从而将MOS管器件与其它元件构成完整的电路。
, H' j( q0 V; A+ h0 Z+ m2 J# c! Q5 q( w
而不同的封装、不同的设计,MOS管的规格尺寸、各类电性参数等都会不一样,而它们在电路中所能起到的作用也会不一样;另外,封装还是电路设计中MOS管选择的重要参考。封装的重要性不言而喻,今天我们就来聊聊MOS管封装的那些事。$ m* u. b0 u% H9 f9 U
: I1 D0 ~, O* L3 `* b8 q% c
% t: z0 }. z" k8 Y; {' l4 _( GMOS管封装分类; p" ]: B- \2 w, \
8 {0 @; `% v; I0 y1 b8 Q. |- O按照安装在PCB板上的方式来划分,MOS管封装主要有两大类:插入式(Through Hole)和表面贴装式(SuRFace Mount)。
# C' z, C! ^5 O$ |$ y! z3 v) j4 q, k( p! I
插入式就是MOSFET的管脚穿过PCB板的安装孔并焊接在PCB板上。常见的插入式封装有:双列直插式封装(DIP)、晶体管外形封装(TO)、插针网格阵列封装(PGA)三种样式。$ _9 E- ~% @. ^2 `8 Y" x! |
; U1 a( F; Z8 N: R$ W+ `1 w
插入式封装
, r! z; |" U- K* ]+ `/ }5 J, T. ?0 p3 l+ W/ ?3 \
表面贴裝则是MOSFET的管脚及散热法兰焊接在PCB板表面的焊盘上。典型表面贴装式封装有:晶体管外形(D-PAK)、小外形晶体管(SOT)、小外形封装(SOP)、方形扁平式封装(QFP)、塑封有引线芯片载体(PLCC)等。0 K; F9 ^7 B) [+ t) \9 E# L
* m. }+ b* `! Y5 h# ?6 W# Z表面贴装式封装* g- @0 I& ~$ Y6 g% m) K4 R
2 [, p7 K+ N6 M- ~
随着技术的发展,目前主板、显卡等的PCB板采用直插式封装方式的越来越少,更多地选用了表面贴装式封装方式。 x6 N/ P0 n0 k8 u# c) W
5 ?7 f$ Y4 N6 d
1、双列直插式封装(DIP)
, C0 A4 Q: \8 b
& N& U% ]4 c$ i/ \# LDIP封装有两排引脚,需要插入到具有DIP结构的芯片插座上,其派生方式为SDIP(Shrink DIP),即紧缩双入线封装,较DIP的针脚密度高6倍。/ d2 c" p* m3 ^( ~1 k9 @" G
, R S6 d/ A& I2 T7 BDIP封装结构形式有:多层陶瓷双列直插式DIP、单层陶瓷双列直插式DIP、引线框架式DIP(含玻璃陶瓷封接式、塑料包封结构式、陶瓷低熔玻璃封装式)等。DIP封装的特点是可以很方便地实现PCB板的穿孔焊接,和主板有很好的兼容性。
; L6 u3 z R+ M: S' d; a/ C2 f) a4 F" x ~
但由于其封装面积和厚度都比较大,而且引脚在插拔过程中很容易被损坏,可靠性较差;同时由于受工艺的影响,引脚一般都不超过100个,因此在电子产业高度集成化过程中,DIP封装逐渐退出了历史舞台。
7 i" }* q0 P* u) w, Z6 M( y& e9 ^( [0 x, S5 z
2、晶体管外形封装(TO)
1 z5 w0 G; L6 E0 j( I# |; j3 [8 P2 x! J# \. Z/ P
属于早期的封装规格,例如TO-3P、TO-247、TO-92、TO-92L、TO-220、TO-220F、TO-251等都是插入式封装设计。
% `& _8 E+ o ]7 X6 z- l
6 f+ ?, N* \; P' |TO-3P/247:是中高压、大电流MOS管常用的封装形式,产品具有耐压高、抗击穿能力强等特点。
. E) @, m: V* S, S
) A8 o& b; a9 x! e* fTO-220/220F:TO-220F是全塑封装,装到散热器上时不必加绝缘垫;TO-220带金属片与中间脚相连,装散热器时要加绝缘垫。这两种封装样式的MOS管外观差不多,可以互换使用。) R0 n# r# E& E& w6 J
) L* F, v8 v# K0 ]$ j: [( B1 ^0 s1 l
TO-251:该封装产品主要是为了降低成本和缩小产品体积,主要应用于中压大电流60A以下、高压7N以下环境中。$ O- Z0 K, }. X
' c ^/ V" e. K& [5 x! lTO-92:该封装只有低压MOS管(电流10A以下、耐压值60V以下)和高压1N60/65在采用,目的是降低成本。5 l1 v# T6 [- X3 Q& Q
1 [" t' I8 I9 [6 }近年来,由于插入式封装工艺焊接成本高、散热性能也不如贴片式产品,使得表面贴装市场需求量不断增大,也使得TO封装发展到表面贴装式封装。TO-252(又称之为D-PAK)和TO-263(D2PAK)就是表面贴装封装。( v/ A0 e8 I# K. r( Z
p- g7 j7 ?0 ETO封装产品外观
' u/ {( Z8 D4 v& x! S% S
: a6 l& l/ _# i0 l5 G) o+ oTO252/D-PAK是一种塑封贴片封装,常用于功率晶体管、稳压芯片的封装,是目前主流封装之一。. ^6 ?/ s- x |8 T
; g, s+ o2 `1 { D
采用该封装方式的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。! O2 I8 f- `: S4 [1 y. k, x3 X) ~& F3 e
7 v! T- I1 t) @( n5 D; T
其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热;所以PCB的D-PAK焊盘有三处,漏极(D)焊盘较大。其封装规范如下:4 V& U/ @7 B. N! O: D
; |8 j% k9 H+ g5 e; w) J
8 l; O$ N3 v2 ^/ c8 j7 \2 D
4 ^; K: E* c4 R: ?
TO-252/D-PAK封装尺寸规格
u- W4 K) x) N
# `9 h8 v. ]2 O1 l KTO-263是TO-220的一个变种,主要是为了提高生产效率和散热而设计,支持极高的电流和电压,在150A以下、30V以上的中压大电流MOS管中较为多见。
; D# @" ?8 g: r/ V. t3 e+ m+ T5 C! C \! @' ~2 m% d. U
除了D2PAK(TO-263AB)之外,还包括TO263-2、TO263-3、TO263-5、TO263-7等样式,与TO-263为从属关系,主要是引出脚数量和距离不同。9 O z* W/ ^2 r: m. P# w5 l
1 q. C Y* f% c6 R+ d6 F0 y+ ~, }
9 N+ ~( G4 d, R+ d8 I5 H* _
: r7 C; c1 `; W
TO-263/D2PAK封装尺寸规格+ l1 \ g. b# d T9 E* y
! I' {5 Q: c7 L/ S3、插针网格阵列封装(PGA)
! h' z5 f. b/ ?8 J$ s
& P i. [3 ~4 x. KPGA(Pin Grid Array Package)芯片内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列,根据管脚数目的多少,可以围成2~5圈。安装时,将芯片插入专门的PGA插座即可,具有插拔方便且可靠性高的优势,能适应更高的频率。9 n2 P2 v( r% m ?# b3 N
# I) c2 E0 f* A: y2 H7 s
PGA封装样式
F: T9 z4 Y7 S4 a8 ~8 V
9 r! X3 I o+ P9 N$ e其芯片基板多数为陶瓷材质,也有部分采用特制的塑料树脂来做基板,在工艺上,引脚中心距通常为2.54mm,引脚数从64到447不等。
- C5 @+ B! Q R! P) V
5 b% `+ P/ P+ e, D这种封装的特点是,封装面积(体积)越小,能够承受的功耗(性能)就越低,反之则越高。这种封装形式芯片在早期比较多见,且多用于CPU等大功耗产品的封装,如英特尔的80486、Pentium均采用此封装样式;不大为MOS管厂家所采纳。
' d& S+ K* X n) h
' Q( k4 k. [; M( \: B2 C4、小外形晶体管封装(SOT)
$ R0 `( m. j) B/ M% {' Q2 u; s, U6 G4 |# D1 L4 E- P" u
SOT(Small Out-Line Transistor)是贴片型小功率晶体管封装,主要有SOT23、SOT89、SOT143、SOT25(即SOT23-5)等,又衍生出SOT323、SOT363/SOT26(即SOT23-6)等类型,体积比TO封装小。
% W+ h& v a) f
; d3 z. o( j5 ~. ]& O V( G7 GSOT封装类型- o( o- n& X$ Z
( Q! u9 H' @1 u! d5 NSOT23是常用的三极管封装形式,有3条翼形引脚,分别为集电极、发射极和基极,分别列于元件长边两侧,其中,发射极和基极在同一侧,常见于小功率晶体管、场效应管和带电阻网络的复合晶体管,强度好,但可焊性差,外形如下图(a)所示。& K8 `! c$ e% q2 G3 H: O, x
: G3 z( l; z5 k) s* Y. ~( d
SOT89具有3条短引脚,分布在晶体管的一侧,另外一侧为金属散热片,与基极相连,以增加散热能力,常见于硅功率表面组装晶体管,适用于较高功率的场合,外形如下图(b)所示。! E; l' E9 I: N0 r0 ^# o
. s7 L' K5 j/ l; tSOT143具有4条翼形短引脚,从两侧引出,引脚中宽度偏大的一端为集电极,这类封装常见于高频晶体管,外形如下图(c)所示。! ^! r- Q( _! S s$ v7 W& g
9 v* Q& \$ ~/ }: L
SOT252属于大功率晶体管,3条引脚从一侧引出,中间一条引脚较短,为集电极,与另一端较大的引脚相连,该引脚为散热作用的铜片,外形如下图(d)所示。8 ?/ v8 U: a. a* ~
. V' e3 l& _) N$ |
常见SOT封装外形比较; a! g e' n( c) R9 {; l* J
, u% `! t! }% l* k. W( ^+ M5 s- F; e
主板上常用四端引脚的SOT-89 MOSFET。其规格尺寸如下:( O. M% ^; s8 E7 S& Z' D E
p8 X' A9 r7 |* p2 K
8 _; _7 w5 e4 v" V- {0 p: j ?& Z. ?( u. J* u4 _; P5 l
SOT-89 MOSFET尺寸规格(单位:mm): m7 F h$ ~4 u6 t0 I) ?. }9 }% v% l
! W& s) k: t6 W/ T9 t5、小外形封装(SOP)+ V6 [% W) f/ |- _5 n* B
9 d4 y/ T: v) R/ l5 _( X
SOP(Small Out-Line Package)是表面贴装型封装之一,也称之为SOL或DFP,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。/ S( F% J7 ~7 ~8 S+ S! `( f
( O. M2 D5 n5 R0 B5 G5 i* vSOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等,SOP后面的数字表示引脚数。MOSFET的SOP封装多数采用SOP-8规格,业界往往把“P”省略,简写为SO(Small Out-Line)。, y f- g3 n2 K6 k$ q& m: e# d% b% E
* w+ |. J: {# v' q; _0 t* g3 e& RSOP-8封装尺寸1 Q; d, ^% q3 U
: F* a. ^2 [1 s9 K7 R
SO-8为PHILIP公司率先开发,采用塑料封装,没有散热底板,散热不良,一般用于小功率MOSFET。3 ?3 _( ?- f* N' o7 `9 I+ ]+ i
) s- Q) F H; B7 N9 n. [后逐渐派生出TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)等标准规格;其中TSOP和TSSOP常用于MOSFET封装。
* W+ U0 r$ f2 [; N; C0 o0 C8 ^8 u: l
" I: m$ Z6 s2 L1 O8 x
! P/ s$ Z% z" K& j常用于MOS管的SOP派生规格- h5 L6 e$ a4 M7 [) P' K; K0 D" M1 H
. l* n* T" G/ u+ _, }8 A6、方形扁平式封装(QFP): h; X/ ^; h/ O' ?; ?4 J3 F
& M! c( N5 i( EQFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般在大规模或超大型集成电路中采用,其引脚数一般在100个以上。
6 U& D( V# N, E( n/ r& [5 c
* U% ^' T% p7 L3 f1 P4 S用这种形式封装的芯片必须采用SMT表面安装技术将芯片与主板焊接起来。该封装方式具有四大特点:
$ n* \6 H* K$ H7 S4 s- {# r# P( X! H4 N% b/ Z D1 m
①适用于SMD表面安装技术在PCB电路板上安装布线;1 h' p: R" J- \9 W8 [
/ V( T- |$ l4 p8 n
②适合高频使用;
" y3 U4 X C! a3 `$ F) h9 L: y
# }3 H+ x: W3 k) O③操作方便,可靠性高;8 o8 n1 l# h/ ^% _3 B& I0 r8 M
3 \* t7 _+ k/ p2 o6 v! Q5 c' c
④芯片面积与封装面积之间的比值较小。$ g0 Z8 E: u: U+ a7 O
1 M( {8 _/ e9 z- p, m与PGA封装方式一样,该封装方式将芯片包裹在塑封体内,无法将芯片工作时产生的热量及时导出,制约了MOSFET性能的提升;而且塑封本身增加了器件尺寸,不符合半导体向轻、薄、短、小方向发展的要求;另外,此类封装方式是基于单颗芯片进行,存在生产效率低、封装成本高的问题。- a$ n! n" V: a* }
5 o1 W( Y# b( q2 H
因此,QFP更适于微处理器/门陈列等数字逻辑LSI电路采用,也适于VTR信号处理、音响信号处理等模拟LSI电路产品封装。# P# u- v6 K# [( N/ w
2 W K; N- d5 p! e2 }0 ~* c5 S9 ?
7、四边无引线扁平封装(QFN)" S3 L1 B/ A# j
1 j5 Q( H4 i* t; f# u6 r: w( r* }
QFN(Quad Flat Non-leaded package)封装四边配置有电极接点,由于无引线,贴装表现出面积比QFP小、高度比QFP低的特点;其中陶瓷QFN也称为LCC(Leadless Chip Carriers),采用玻璃环氧树脂印刷基板基材的低成本塑料QFN则称为塑料LCC、PCLC、P-LCC等。
2 S+ l) G% P" ?+ b" k. X7 g0 M
+ j+ W" x. u: |2 L6 m8 C是一种焊盘尺寸小、体积小、以塑料作为密封材料的新兴表面贴装芯片封装技术。" t/ A8 p2 P# j }: y, j3 |, V
; p% [0 D6 J. L8 G" PQFN主要用于集成电路封装,MOSFET不会采用。不过因Intel提出整合驱动与MOSFET方案,而推出了采用QFN-56封装(“56”指芯片背面有56个连接Pin)的DrMOS。6 I4 e5 Z+ |6 p: K
: f `4 C w' p s* Z1 z( _
需要说明的是,QFN封装与超薄小外形封装(TSSOP)具有相同的外引线配置,而其尺寸却比TSSOP的小62%。根据QFN建模数据,其热性能比TSSOP封装提高了55%,电性能(电感和电容)比TSSOP封装分别提高了60%和30%。最大的缺点则是返修难度高。5 Y9 Q5 M3 [9 R6 ? j$ M
7 n, k! l, `, h( \/ H" P( S3 x采用QFN-56封装的DrMOS
; _1 b- O( M+ O: Q8 v" P# H1 l5 B- |
随着技术的革新与进步,把驱动器和MOSFET整合在一起,构建多芯片模块已经成为了现实,这种整合方式同时可以节省相当可观的空间从而提升功耗密度,通过对驱动器和MOS管的优化提高电能效率和优质DC电流,这就是整合驱动IC的DrMOS。' N$ _( ]2 {% Z, k7 d+ c! N
9 ?5 z2 `' S4 {# O7 x& @! _瑞萨第2代DrMOS1 M. d; Z. r2 p( l! w7 e4 I& x
. X* F D' d' R9 O: X经过QFN-56无脚封装,让DrMOS热阻抗很低;借助内部引线键合以及铜夹带设计,可最大程度减少外部PCB布线,从而降低电感和电阻。7 F! _. L6 f+ n, }" T v/ g
5 c. M; e, B" ?: N6 V
另外,采用的深沟道硅(trench silicon)MOSFET工艺,还能显著降低传导、开关和栅极电荷损耗;并能兼容多种控制器,可实现不同的工作模式,支持主动相变换模式APS(Auto Phase Switching)。+ f- t( s% y( |! U% E
8 F: _" j5 H6 {0 C2 r0 a除了QFN封装外,双边扁平无引脚封装(DFN)也是一种新的电子封装工艺,在安森美的各种元器件中得到了广泛采用,与QFN相比,DFN少了两边的引出电极。
, h7 O' j6 w6 F: A2 n @' _' s+ H* c0 C& D4 v
8、塑封有引线芯片载体(PLCC); n+ z( g" e. h5 v0 G
5 p5 e* E( a8 O$ e1 E: FPLCC(Plastic Quad Flat Package)外形呈正方形,尺寸比DIP封装小得多,有32个引脚,四周都有管脚,引脚从封装的四个侧面引出,呈丁字形,是塑料制品。) C" V* f! L$ Z
) S, B- Z8 i; G! g2 `( S( L
其引脚中心距1.27mm,引脚数从18到84不等,J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。3 s' m6 V# j/ r: V/ k$ s: ]
. F/ ~5 D! w5 o6 R! u
PLCC封装是比较常见,用于逻辑LSI、DLD(或程逻辑器件)等电路,主板BIOS常采用的这种封装形式,不过目前在MOS管中较少见。6 s- P& I+ i0 |0 A3 N
" P: H4 {9 `) m) g+ q7 j& R u
PLCC封装样式* O4 J3 V3 D# ?0 A4 ~* O( b
% [' g+ x+ O4 y" m( l
主流企业的封装与改进. P/ R3 _5 S. o! H
, Z3 b* t8 r6 n* s/ {- E+ a& m
由于CPU的低电压、大电流的发展趋势,对MOSFET提出输出电流大,导通电阻低,发热量低散热快,体积小的要求。MOSFET厂商除了改进芯片生产技术和工艺外,也不断改进封装技术,在与标准外形规格兼容的基础上,提出新的封装外形,并为自己研发的新封装注册商标名称。) |& A; n! z- |$ j
. c' [8 {1 { m+ E1、瑞萨(RENESAS)WPAK、LFPAK和LFPAK-I封装
3 o6 z3 Y# k. X/ t+ [; ?# M( ]' T9 Q
- M8 ^, r D- w0 d! l4 E- jWPAK是瑞萨开发的一种高热辐射封装,通过仿D-PAK封装那样把芯片散热板焊接在主板上,通过主板散热,使小形封装的WPAK也可以达到D-PAK的输出电流。WPAK-D2封装了高/低2颗MOSFET,减小布线电感。
# h3 O3 R1 y/ e7 |% I s0 Z/ b, n+ ?2 T) s/ Z$ N
{* a! X4 c8 T- q! ?
; C" Q& l9 h# X! ^6 S' N8 K瑞萨WPAK封装尺寸
0 o4 P+ T# x) y1 c7 D1 l3 p+ s2 R4 j7 \1 E' w5 V
LFPAK和LFPAK-I是瑞萨开发的另外2种与SO-8兼容的小形封装。LFPAK类似D-PAK,但比D-PAK体积小。LFPAK-i是将散热板向上,通过散热片散热。9 \/ K" }9 |2 [& r5 Y" s `, b
9 h- R, K# ~9 e h h* m
6 r6 D5 n; Y% Y U
( u$ P+ I! ?9 a7 @: X8 t
瑞萨LFPAK和LFPAK-I封装
/ e0 q2 U5 W6 N6 S2 {: U4 \
6 d% @ m7 ?& L0 _, P" S; n2、威世(Vishay)Power-PAK和Polar-PAK封装
3 k3 q! Z2 _4 j# ~% P9 e5 X1 |; [. w. O
Power-PAK是威世公司注册的MOSFET封装名称。Power-PAK包括有Power-PAK1212-8、Power-PAK SO-8两种规格。8 H5 f. F/ ~3 G! x9 |/ M' \" y. m
1 u5 [2 `& f4 v* t% d2 ]& W
8 W5 M: v3 p1 O4 y+ b
1 u: A# _( u6 y* j6 ?: C* D威世Power-PAK1212-8封装
3 r6 z3 V* [2 S( d8 }) p) _
- m" R+ L1 ?) o7 _2 o. X
, q9 p: E+ a, g/ Q8 E3 Y# B, U
# L1 a. R; V. H& `% X2 D威世Power-PAK SO-8封装
- N* V$ K. e' S" E' P- |" X4 J) J6 w9 T3 K& l
Polar PAK是双面散热的小形封装,也是威世核心封装技术之一。Polar PAK与普通的so-8封装相同,其在封装的上、下两面均设计了散热点,封装内部不易蓄热,能够将工作电流的电流密度提高至SO-8的2倍。目前威世已向意法半导体公司提供Polar PAK技术授权。
/ I6 w" I3 G1 [" a: O& C& g$ X F5 F8 ?/ ^: W
6 b5 a6 v% s) _
* H. Z+ E% W4 z6 j6 g; A8 a2 \威世Polar PAK封装0 c- i9 P9 R% J. f8 @
- {, x6 }3 s# ?9 T: O. Y& @
3、安森美(Onsemi)SO-8和WDFN8扁平引脚(Flat Lead)封装6 M5 `; D" W4 V5 _. Z# i, k0 p
$ A8 `; F! K; j安美森半导体开发了2种扁平引脚的MOSFET,其中SO-8兼容的扁平引脚被很多板卡采用。安森美新近推出的NVMx和NVTx功率MOSFET就采用了紧凑型DFN5(SO-8FL)和WDFN8封装,可最大限度地降低导通损耗,另外还具有低QG和电容,可将驱动器损耗降到最低的特性。
Q0 X$ h& ]( [, O& x, C4 `; A, d- d3 r
# D A# e) l, [3 d! T/ }
; N$ A2 f( S; p! e- T6 s6 }安森美SO-8扁平引脚封装
) p! B! [0 Y6 \( f2 M5 y$ Y5 g4 D; h' |8 D8 Z1 w) i& w! d+ L B$ F
+ ~7 N: a: a5 k/ B7 @ Z+ o: m! x6 z" V* {
安森美WDFN8封装
, m9 ?% ^8 g; `3 D) B5 h. y2 T8 U* N& p
4、恩智浦(NXP)LFPAK和QLPAK封装
4 h1 Y% B2 [* m
" y& x5 w% y }& }, i4 w恩智浦(原Philps)对SO-8封装技术改进为LFPAK和QLPAK。其中LFPAK被认为是世界上高度可靠的功率SO-8封装;而QLPAK具有体积小、散热效率更高的特点,与普通SO-8相比,QLPAK占用PCB板的面积为6*5mm,同时热阻为1.5k/W。
! |3 n; f7 D$ o- X' ~% H# A8 `" `% `. v2 d' W. w
恩智浦LFPAK封装) ^, A. k8 r' w, \0 R
# M& a, s5 |& i) T# c" V4 |恩智浦QLPAK封装
2 D6 Z% W' a W2 J' t# o7 B2 t2 S! D* O. n3 m
5、意法(ST)半导体PowerSO-8封装
4 E( K, B- ~% N3 {" t
( [6 c9 `% \% h' i3 u/ b意法半导体功率MOSFET芯片封装技术有SO-8、PowerSO-8、PowerFLAT、DirectFET、PolarPAK等,其中PowerSO-8正是SO-8的改进版,此外还有PowerSO-10、PowerSO-20、TO-220FP、H2PAK-2等封装。# V' w) a- x/ z/ U$ K
- d/ ~: I$ N9 `6 f% P9 B( _
意法半导体Power SO-8封装% ^4 \) E. m. I4 t6 _/ C
, [1 p+ f4 b* D) T0 W; A
6、飞兆(Fairchild)半导体Power 56封装
4 X& E) @5 E" O/ M& `4 ~% i( W9 o: x" _: @% {& h* Z
Power 56是Farichild的专用称呼,正式名称为DFN 5×6。其封装面积跟常用的TSOP-8不相上下,而薄型封装又节约元件净空高度,底部Thermal-Pad设计降低了热阻,因此很多功率器件厂商都部署了DFN 5×6。( p7 |: v1 ]. }- g3 p I
. Y) M0 Y1 A' j7 d4 d# s* {% V
Fairchild Power 56封装0 r w5 a- s" b
' s Z `+ U; u6 t# N' R
7、国际整流器(IR)Direct FET封装9 j) V- M' {6 `3 x- N
! v8 ~/ x8 m5 k+ [Direct FET能在SO-8或更小占位面积上,提供高效的上部散热,适用于计算机、笔记本电脑、电信和消费电子设备的AC-DC及DC-DC功率转换应用。与标准塑料分立封装相比,DirectFET的金属罐构造具有双面散热功能,因而可有效将高频DC-DC降压式转换器的电流处理能力增加一倍。6 n8 R* L% m H6 k0 _
% e- z6 D- M, R4 KDirect FET封装属于反装型,漏极(D)的散热板朝上,并覆盖金属外壳,通过金属外壳散热。Direct FET封装极大地改善了散热,并且占用空间更小,散热良好。
3 a8 u' d+ j& i2 p9 }, Y- J
5 a" J1 t# ]; K; u, E6 m8 s/ c国际整流器Direct FET封装
, _9 X2 M2 E+ d6 k3 |8 R
# V h/ v! g. `* Z5 ]2 S3 `+ T C. _% ^. [8 c L6 P2 a9 t3 x
# `9 T6 e1 U& y0 n/ w
IR Direct FET封装系列部分产品规格
1 i7 ?3 R5 ?) E" D5 ?- ^' N; C# s9 w' l) l
>>>>! k2 _; `) n) C7 t, {2 O' d
+ t: A. O6 M Y8 K. D内部封装改进方向. o& Z& O3 f& p) m, k: x
" n4 s; q5 I' x! U
除了外部封装,基于电子制造对MOS管的需求的变化,内部封装技术也在不断得到改进,这主要从三个方面进行:改进封装内部的互连技术、增加漏极散热板、改变散热的热传导方向。
! e& o w2 y8 i1 y* R5 A) b$ z+ }7 B5 y H- c: _
1、封装内部的互连技术" y. X: p2 p- I( Y3 q2 W+ S0 L
: T/ V0 S) c1 y& k! n1 c
TO、D-PAK、SOT、SOP等采用焊线式的内部互连封装技术,当CPU或GPU供电发展到低电压、大电流时代,焊线式的SO-8封装就受到了封装电阻、封装电感、PN结到PCB和外壳热阻等因素的限制。8 @" b: a2 ^. p. H* r# {8 O2 v
' N/ m, P! A0 M3 `+ N2 ?SO-8内部封装结构1 @ U0 U$ P( \3 \" E
B: ~7 B1 j% V+ v( @# d- W这四种限制对其电学和热学性能有着极大的影响。随着电流密度的提高,MOSFET厂商在采用SO-8尺寸规格时,同步对焊线互连形式进行了改进,用金属带、或金属夹板代替焊线,以降低封装电阻、电感和热阻。
: H. J4 D |% e& r6 Y( p7 L: O+ V" R3 A: D$ v. r+ z
标准型SO-8与无导线SO-8封装对比6 y5 J7 U! I ~8 i" [ g3 \$ k
4 T# h- O% L4 B9 w7 T; v国际整流器(IR)的改进技术称之为Copper Strap;威世(Vishay)称之为Power Connect技术;飞兆半导体则叫做Wireless Package。新技术采用铜带取代焊线后,热阻降低了10-20%,源极至封装的电阻降低了61%。+ U0 K7 P$ F! F# `" ^% q
2 j( u+ t0 ^$ l% M国际整流器的Copper Strap技术
5 }* d3 ^6 ]( m& D$ q
1 L s' D& M4 f/ T/ u威世的Power Connect技术
5 f! ~ G- Y0 x( N! H) W5 `1 u
: d, k7 H' S& a$ @3 s, B+ N) u2 v, I飞兆半导体的Wirless Package技术! I# d* F A' k5 |8 _
; v- w7 T# }7 }! H3 w# I
2、增加漏极散热板
{. f9 m; B* V, q
, x5 C9 X2 y- u7 L. c# t8 X) w标准的SO-8封装采用塑料将芯片包围,低热阻的热传导通路只是芯片到PCB的引脚。而底部紧贴PCB的塑料外壳是热的不良导体,故而影响了漏极的散热。5 I6 L4 E2 c, V+ R$ b
. p3 d5 b" V0 X- }技术改进就是要除去引线框下方的塑封化合物,方法是让引线框金属结构直接或加一层金属板与PCB接触,并焊接到PCB焊盘上,这样就提供了更多的散热接触面积,把热量从芯片上带走;同时也可以制成更薄的器件。+ j/ f, f+ f* ^* @5 A% a
9 g$ a, Y/ i( C2 S, x威世Power-PAK技术
3 D$ @8 L; A* ^/ Q! U
, b e8 }* c+ ?$ B9 x威世的Power-PAK、法意半导体的Power SO-8、安美森半导体的SO-8 Flat Lead、瑞萨的WPAK/LFPAK、飞兆半导体的Power 56和Bottomless Package都采用了此散热技术。" X% E- L: b3 N- A
( u; T# a$ n! W' j
3、改变散热的热传导方向
9 v- ? p$ s. h- ?6 o. o
7 b0 d% a; O. W6 g& FPower-PAK的封装虽然显著减小了芯片到PCB的热阻,但当电流需求继续增大时,PCB同时会出现热饱和现象。所以散热技术的进一步改进就是改变散热方向,让芯片的热量传导到散热器而不是PCB。! c! s4 D5 g" x. R; M( Z3 l' R
6 T c) ]" l' B9 V1 z
瑞萨LFPAK-i封装$ ?& B0 ?$ d, H2 p* l+ G4 D+ [
/ Q: a# ]5 y6 l$ O( p- |
瑞萨的LFPAK-I封装、国际整流器的Direct FET封装均是这种散热技术的典型代表。& i4 r5 L3 B J3 Q( Z! s2 r2 T
, F$ \8 D8 \, q3 W; {
>>>># |% u, p, g2 a
7 G5 P u6 {# J总结6 x1 g0 w n; S+ u: X
/ l7 K) g- G7 h) R0 ~. T. Y
未来,随着电子制造业继续朝着超薄、小型化、低电压、大电流方向的发展,MOS管的外形及内部封装结构也会随之改变,以更好适应制造业的发展需求。另外,为降低电子制造商的选用门槛,MOS管向模块化、系统级封装方向发展的趋势也将越来越明显,产品将从性能、成本等多维度协调发展。0 O. G( l! F8 A- c
( _* c u: q2 H3 [) V
而封装作为MOS管选型的重要参考因素之一,不同的电子产品有不同的电性要求,不同的安装环境也需要匹配的尺寸规格来满足。实际选用中,应在大原则下,根据实际需求情况来做抉择。
5 K+ s: C7 V+ V3 z. p* q4 ^- `& T0 D0 Y; r) F: K" u
有些电子系统受制于PCB的尺寸和内部的高度,如通信系统的模块电源由于高度的限制通常采用DFN5*6、DFN3*3的封装;在有些ACDC的电源中,使用超薄设计或由于外壳的限制,适于装配TO220封装的功率MOS管,此时引脚可直接插到根部,而不适于使用TO247封装的产品;也有些超薄设计需要将器件管脚折弯平放,这会加大MOS管选用的复杂度。
9 @# ~: r8 p W# @( K- G |
|