TA的每日心情 | 奋斗 2020-3-25 15:17 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
TLK7-EVM是基于Xilinx Kintex-7系列FPGA自主研发的核心板+底板方式的开发板,可快速评估FPGA性能。核心板尺寸仅80mm*58mm,底板采用沉金无铅工艺的6层板设计,专业的PCB Layout保证信号完整性的同时,经过严格的质量控制,满足工业环境应用。1 L' B# j2 S$ }5 V4 {
+ e* e' R4 S% Y8 L6 q
1.处理器Xilinx Kintex-7系列FPGA处理器,芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,高达326K逻辑单元,840个DSP Slice,硬件如下图:. b' r, k" p0 G+ n# d
![]()
# p9 i: B* f3 I. x+ e# i" a0 @
图 1
. |! t7 V7 _3 c
) E4 n5 p: D- O6 i 2.NOR FLASH开发板上采用NOR FLASH(256Mbit),硬件如下图:0 F4 A" V6 L- `& z4 i7 X" w
1 b! V, P" r. X# m) j4 K
图 2
$ f/ }$ Q0 |: |" z$ O
/ b* Y. C7 u: T, s) |9 V O/ Z3.DDRDDR3采用工业级低功耗DDR3L,可选512M/1GByte,硬件如下图:
9 {4 D' b: s3 h' r3 S1 X j! A/ F2 ]5 f* e
图 3
( t7 ]4 c7 {8 F/ f
6 C. j2 y# u8 f7 C4.EEPROM采用2KByte大小的工业级EEPROM,硬件如下图:
7 D4 I# Y/ B. C. ~( D$ m $ U% I$ u$ y h% E
图 4
. h/ q \, J% _& p/ E: j+ A5 g& i8 H: F5 h/ V$ _3 t ^) j) _
5.LED指示灯核心板上有4个指示灯(LED0~LED3),1个供电指示灯LED0,1个程序指示灯LED3,2个用户指示灯LED1-LED2。硬件如下图:
* C/ V' J/ a! i# n% V+ U , k' K% y+ }# s5 H- V0 A9 ?7 T
图 5$ F6 o6 C6 v+ _$ j
3 t5 O8 b4 e1 O# E8 g* H底板具有1个供电指示灯,对应是LED0;以及3个用户指示灯,它们分别是LED1、LED2、LED3,硬件及引脚定义如下图:3 Z1 G0 C1 h, i/ Y" M
) M4 K. I4 C7 n+ a6 d8 z
![]()
) F9 d) q. f0 ^7 e, L- l7 Z图 6: Q6 c( ^' K+ Q
7 w3 e& H8 m3 g/ U![]()
0 U6 M+ ~( j! b. B/ d图 7 底板用户指示灯原理图7 H4 z; M T1 T/ y& p
- u0 K- ~$ K. T* z% Z7 T$ v9 q
6.SMA端子底板提供1组全局参考时钟MRCC(左下角);1组GTX参考时钟MGTREFCLK(右下角);2组高速收发器GTX(右上角),硬件及引脚定义如下图:
* X3 f% X' M6 o& N$ {
9 f9 I0 }* z( @2 J* A " R9 [( T, {. ^- s6 {4 Z
图 8
4 \. k1 x9 `: ]3 G6 u! ~, |. Y/ n7 Q# e) Z) P
6 u/ q X. `) g% S2 I& E% f) T
图 9 MRCC
. p1 s2 D0 \* I- v7 a% k, V. H9 n' n) s6 [
![]() 图 10 MGTREFCLK* J2 \1 n4 T! i) ~% [& z
2 @' C( F6 l* a$ z. G& @0 A
![]() 图 11 GTX
, a3 U, x$ d: c- {% u5 e' M9 P( a6 f# S# C# q6 V' O- Z
7.电源接口和拨码开关采用12V@2A直流电源供电,CON29为电源接口,SW7为电源开关,硬件及引脚定义如下图:9 J, \+ e9 P; F# s" c
3 R7 w* }9 { v2 ^0 A3 [ 9 S" ]: s" h4 l9 l
图 12
0 \. R3 F+ _& B) E+ F W7 ^. Q
. W% V8 w; o* a }! R![]()
2 E# P1 T9 n2 E' P x: b图 13
( M$ M) v0 z' M& X% f4 N
i3 F4 ^+ [1 O. x; ^. m8 b8.XADC接口开发板引出了FPGA内部XADC信号(CON27),硬件及引脚定义如下图:
6 A5 ^" Q [# \0 M' l& v3 C, Q1 q# X; X4 \+ W/ I& R6 Z
" x# b( }6 X7 ~
图 14
8 W9 {& s" {. Q) s1 A! A5 |- R2 G! t: m
![]() 图 15
; [+ Y: t1 n) f5 r
% B7 P Q7 ?& L) D" a9.FMC接口开发板上引出了2个工业级FMC连接器(CON8、CON9),FMC-LPC标准。支持高速ADC、DAC和视频输入输出,硬件及引脚定义如下图:
) [3 x1 p3 V" q. \
2 D. B Y, t& ~![]() 图 16
! N' h% f3 D7 C& d5 K- y8 O3 W# o" q# h
![]() 图 17 CON8
' S! Z' V1 X' }. f' u) r; Y
2 |' w1 L- v0 O' ]2 |![]() 图 18 CON9
2 h9 v5 b( t7 O& o Z1 P2 A4 w* @. C! B' @2 [$ O" b" l; S8 ]% w
10.PMOD接口开发板引出1个PMOD接口(CON10)。硬件及引脚定义如下图:
& ?8 H, _: W- h, i+ F4 Y f+ C2 G9 `# `2 K V5 f% z
![]()
$ [1 }, k9 G% @5 |) B5 H图 19
/ ~$ t0 X# H7 d
/ U' ^7 l/ R! A; }![]() 图 204 N+ e: Y8 A4 J( T/ @
1 ]0 E, J% Z6 H4 c0 p: ~ |
|