|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 hgzty 于 2011-6-9 12:48 编辑
$ L4 ^' }; l% r: M! j8 t9 w$ q! y' u- j+ ?2 t/ S" y9 `9 I; Y
对面设备是5V TTL的输入标准 VIH:2V,有一个50欧姆的并联匹配电阻接地。信号速率在100M以下。7 g9 @! r5 F4 h* p7 h
+ L! U( C) Z, p$ x) t# Y 我的设备是这样的情况,cpld输出的是3.3V TTL/CMOS 电平。那就是说如果要能够正常驱动的话,起码要有40mA以上的驱动电流。也就是说我必须设计一个满足5V TTL输出电平又同时满足驱动能力的接口., I: a. \" O& y1 K) x4 i4 N: L
+ n$ h' H/ W& K0 k* T9 B
现在的想法是,CPLD输出的3.3V电平信号首先通过电平转换为5V TTL,再通过line driver芯片进行驱动。
6 v# J! L3 d, R1 g4 u1 o6 I9 B, T, q8 w2 {2 E& |
还有一种设计就是CPLD输出的CMOS 3.3V电平信号直接驱动 5V TTL的line driver芯片。 - g, b+ h" E* C4 |
5 ?) l1 I2 l5 ^* _3 j( L3 J
想问一下的就是,: ^% E3 A( k9 f$ v& l7 Z: u0 [
1.40mA的驱动电流计算是否正确?
! ^9 U" g8 \ m4 h/ ?7 I2.如果考虑到输出阻抗的话,那在输入端不是还会有一个分压?' V' H% v' @# m& ~) X( M
3.有没有直接支持3.3V电平信号转5V 信号,且5V输出这里又有比较大的驱动电流的芯片?
( `" i' }/ V6 H4 K% h; v. e3 \" h' o7 B: W7 [4 G4 m
|
|