|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 electro_boy 于 2009-12-3 11:23 编辑
+ a& ]% f9 P$ @6 S, u E" a, O; W3 r. P8 V$ l' k9 ^
我们现在的情况:
: [, ^" u: j" u. k% U: t 1 为了降低功耗,我们用一个有源27M晶振同时给DSP和FPGA提供时钟,这样可以减少一个晶振。2 y: S6 N1 l7 N+ F9 G1 ^( l* y
2 因为DSP和FPGA需要的电平为1.8V,所以把晶振的输出波形做了分压处理,如图所式。
! H+ e( k- u; b. W5 g( k3 x/ l. u) T6 \' L
问题1:/ o% e" m% n9 q8 ?; |! X
用电阻分压的方法使晶振的输出波形由3.3v转换到1.8v的办法是否合理,有没有问题?+ I; r% s4 W! s# D, b/ x. b
问题2, d6 J+ o- E5 i: l; U; b# z
用一个晶振同时给DSP和FPGA提供时钟的方法必然导致时钟线的延长,但是考虑到是有源晶振,不是两个脚的晶体,时钟线延长是否没有什么问题?时钟线的布线如图所示,时钟线从晶振到DSP的距离是27mm,到FPGA的距离是36mm, K0 J+ `; Q$ Z9 A
) P7 _2 M3 N5 F. o0 i( e: B
加亮的线是时钟的实际走线 |
|