|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
0 Y8 w# f J1 v; M, a
引言
1 d) S1 x* c0 G3 J, z9 B' j4 k7 b. a/ ^9 M) G$ e: K# j" g
除法器在FPGA里怎么实现呢?当然不是让用“/”和“%”实现。2 m4 }, b2 ^6 O. Y
在Verilog HDL语言中虽然有除的运算指令,但是除运算符中的除数必须是2的幂,因此无法实现除数为任意整数的除法,很大程度上限制了它的使用领域。并且多数综合工具对于除运算指令不能综合出令人满意的结果,有些甚至不能给予综合。即使可以综合,也需要比较多的资源。对于这种情况,一般使用相应的算法来实现除法,分为两类,基于减法操作和基于乘法操作的算法。
! k3 B, r- g; d2 q: T: m$ j9 w
& t) G) |4 U1 f' w" ^+ z6 W2.1 实现算法
: N' v4 p4 _+ I5 O+ j! ~$ c
( ^/ ?- ~6 e0 P基于减法的除法器的算法:
0 r. R# g) l3 \* Z1 i5 D( s 对于32的无符号除法,被除数a除以除数b,他们的商和余数一定不会超过32位。首先将a转换成高32位为0,低32位为a的temp_a。把b转换成高32位为b,低32位为0的temp_b。在每个周期开始时,先将temp_a左移一位,末尾补0,然后与b比较,是否大于b,是则temp_a减去temp_b将且加上1,否则继续往下执行。上面的移位、比较和减法(视具体情况而定)要执行32次,执行结束后temp_a的高32位即为余数,低32位即为商。
) X+ E( A; B# t a7 T8 }* G0 g! N; J. k7 o2 h( O! V
2.2 verilog HDL代码' p9 k5 W5 ]- U
. N; i, A* Y4 N+ H" h1 U' `. i- /*
- * module:div_rill
- * file name:div_rill.v
- * syn:yes
- * author:network
- * modify:rill
- * date:2012-09-07
- */
- module div_rill
- (
- input[31:0] a,
- input[31:0] b,
- output reg [31:0] yshang,
- output reg [31:0] yyushu
- );
- reg[31:0] tempa;
- reg[31:0] tempb;
- reg[63:0] temp_a;
- reg[63:0] temp_b;
- integer i;
- always @(a or b)
- begin
- tempa <= a;
- tempb <= b;
- end
- always @(tempa or tempb)
- begin
- temp_a = {32'h00000000,tempa};
- temp_b = {tempb,32'h00000000};
- for(i = 0;i < 32;i = i + 1)
- begin
- temp_a = {temp_a[62:0],1'b0};
- if(temp_a[63:32] >= tempb)
- temp_a = temp_a - temp_b + 1'b1;
- else
- temp_a = temp_a;
- end
- yshang <= temp_a[31:0];
- yyushu <= temp_a[63:32];
- end
- endmodule
- /*************** EOF ******************/2 D1 n# c Z* M, F+ U0 _/ g5 T, G
+ n% |- h' q! H
/ t* O! K! K7 s. f2 ?2.3 testbench代码
5 O6 s$ T$ m' J' o) [4 F! _4 I- /*
- * module:div_rill_tb
- * file name:div_rill_tb.v
- * syn:no
- * author:rill
- * date:2012-09-07
- */
- `timescale 1ns/1ns
- module div_rill_tb;
- reg [31:0] a;
- reg [31:0] b;
- wire [31:0] yshang;
- wire [31:0] yyushu;
- initial
- begin
- #10 a = $random()%10000;
- b = $random()%1000;
- #100 a = $random()%1000;
- b = $random()%100;
- #100 a = $random()%100;
- b = $random()%10;
- #1000 $stop;
- end
- div_rill DIV_RILL
- (
- .a (a),
- .b (b),
- .yshang (yshang),
- .yyushu (yyushu)
- );
- endmodule
- /******** EOF ******************/
! D) s2 h9 n7 C( p5 F4 C
8 p% l9 I3 S/ e; }( P& g" t+ A1 u9 Y5 j
2.4 仿真结果
- H N' V `* c$ a0 j1 O3 v7 G w
; f5 E( n7 a2 o8 O( G0 v: ]
7 e L7 U* j4 L; k2 |
: C( j( S; W; N" W% I! k. g5 Q
* J7 @! {8 V1 i: I6 W1 ~# M$ h4 C
2.5 改进
% O: E" h3 j# c+ { l$ T* _
$ ?) ]! c1 M/ s P$ t1,将组合逻辑改成时序逻辑,用32个clk实现计算。
4 W% w% C% r1 N B0 c# n! z% r. W5 L" P% A: R) B
2,计算位宽可以配置,具有扩展性。
# t) `+ Y3 x' M' Q0 F
7 }8 T6 y3 P6 q
7 [* u% n2 x# B [% ^) N附录:算法推倒(非原创):
* w$ H6 H" O' f$ \8 ^+ ]; @4 o& P& s8 k, N
假设4bit的两数相除 a/b,商和余数最多只有4位 (假设1101/0010也就是13除以2得6余1)
+ \ A# {* l0 e `( i& S; @: {, G9 K$ K' L9 l
我们先自己做二进制除法,则首先看a的MSB,若比除数小则看前两位,大则减除数,然后看余数,以此类推直到最后看到LSB;而上述算法道理一样,a左移进前四位目的就在于从a本身的MSB开始看起,移4次则是看到LSB为止,期间若比除数大,则减去除数,注意减完以后正是此时所剩的余数。而商呢则加到了这个数的末尾,因为只要比除数大,商就是1,而商0则是直接左移了,因为会自动补0。这里比较巧因为商可以随此时的a继续左移,然后新的商会继续加到末尾。经过比对会发现移4位后左右两边分别就是余数和商。
" I8 ~% S' Y2 [' e8 Q' N# n- J
# L4 i% K6 u* p/ O" ]9 W) E画个简单的图:) h( f5 h/ e0 Y% K& q
1 ]' \4 b3 ]8 }8 o) j
5 V8 U- [$ B; }5 f* Y h5 n
! c, @* I3 l9 g9 ]: @
7 t4 u2 l% I2 q9 j ]$ ~' p a4 g |
|